发明名称 |
半导体器件及其制造方法 |
摘要 |
一种半导体器件及其制造方法,该半导体器件包括:多个电极层,其设置在半导体衬底的指定位置上;有机绝缘膜,其通过选择性地暴露所述电极层的指定区域而形成在所述半导体衬底上;以及多个突起电极,其用于与外部连接,所述突起电极形成在所述电极层的指定区域上。位于所述突起电极外围附近的有机绝缘膜的厚度大于位于所述突起电极之间的有机绝缘膜的厚度。 |
申请公布号 |
CN1988143A |
申请公布日期 |
2007.06.27 |
申请号 |
CN200610073867.5 |
申请日期 |
2006.04.06 |
申请人 |
富士通株式会社 |
发明人 |
生云雅光;依田博行;渡边英二 |
分类号 |
H01L23/485(2006.01);H01L21/60(2006.01) |
主分类号 |
H01L23/485(2006.01) |
代理机构 |
隆天国际知识产权代理有限公司 |
代理人 |
王玉双;高龙鑫 |
主权项 |
1、一种半导体器件,包括:多个电极层,其设置在半导体衬底的指定位置上;有机绝缘膜,其通过选择性地暴露所述电极层的指定区域而形成在该半导体衬底上;以及多个突起电极,其用于与外部连接,所述突起电极形成在所述电极层的指定区域上;其中位于所述突起电极外围附近的有机绝缘膜的厚度大于位于所述突起电极之间的有机绝缘膜的厚度。 |
地址 |
日本神奈川县 |