发明名称 高精度电压基准校正电路
摘要 一种高精度电压基准校正电路,由熔丝电路、逻辑电路、数模转换电路组成,其中:熔丝电路由0、1、2、3…n个多路单元并行构成,n为正整数,各路单元均由烧写电路和修调电路构成;逻辑电路由逻辑元件连接构成,逻辑电路的各输入端分别与熔丝电路的各输出信号对应连接,逻辑电路的输入信号A与输出信号D的逻辑关系如下:D0=A0;D1=A0⊙A1;D2=A0⊙A2;D3=A0⊙A3…Dn=A0⊙An;数模转换电路由0、1、2、3…n个多路并行的电子开关电路、倒T型电阻网络和一个运算放大器构成的求和电路组成,校准前的基准电压输入端Vref1接运算放大器的同相输入端,运算放大器的输出端作为校准后的基准电压输出端Vref2。本实用新型构思巧妙,较好的解决了以往校准电路存在的高精度与电路简单及低成本之间的矛盾,从而获得了以低成本实现高精度的效果。
申请公布号 CN2916724Y 申请公布日期 2007.06.27
申请号 CN200620073133.2 申请日期 2006.04.27
申请人 苏州市华芯微电子有限公司 发明人 石万文;谢卫国;袁翔;江石根
分类号 G05F3/08(2006.01) 主分类号 G05F3/08(2006.01)
代理机构 北京华夏博通专利事务所 代理人 王建国
主权项 1、一种高精度电压基准校正电路,其特征在于:由熔丝电路、逻辑电路、数模转换电路、一个校准前的基准电压输入端[Vref1]以及一个校准后的基准电压输出端[Vref2]组成,其中:熔丝电路由0、1、2、3...n个多路单元并行构成,n为正整数,各路单元均由烧写电路和修调电路构成,其中,修调电路主要由上拉电阻[R上]与熔丝[f0、f1、f2、f3...fn]串联对地构成回路,上拉电阻[R上]与熔丝之间分别引出输出信号[A0、A1、A2、A3...An],各烧写电路分别与对应的熔丝[f0、f1、f2、f3...fn]串联对地构成回路;逻辑电路由逻辑元件连接构成,该逻辑电路设有0、1、2、3...n个输入端,各输入端分别与熔丝电路的输出信号[A0、A1、A2、A3...An]对应连接,该逻辑电路还设有0、1、2、3...n个输出信号[D0、D1、D2、D3...Dn],所述逻辑电路的输入信号与输出信号的逻辑关系如下:输出信号[D0]=输入信号[A0]非;输出信号[D1]=输入信号[A0]⊙输入信号[A1];输出信号[D2]=输入信号[A0]⊙输入信号[A2];输出信号[D3]=输入信号[A0]⊙输入信号[A3];输出信号[Dn]=输入信号[A0]⊙输入信号[An];数模转换电路由0、1、2、3...n个多路并行的电子开关电路、倒T型电阻网络和一个运算放大器构成的求和电路组成;各电子开关电路均由两个NMOS开关和一个反相器组成,逻辑电路的输出信号[D0、D1、D2、D3...Dn]对应接各电子开关电路中的两个NMOS开关栅极,其中,一个NMOS开关的栅极上串联反相器;倒T型电阻网络由阻值R和2R的电阻构成0、1、2、3...n级,其中,各2R网络支路分别接各电子开关电路中的两个NMOS开关的源极[B0、B1、B2、B3...Bn],倒T型电阻网络的一端接地,另一端接运算放大器的同相输入端;运算放大器的同相输入端接0路电子开关电路中未串联反相器的NMOS开关漏极和1、2、3...n路电子开关电路中串联反相器的NMOS开关漏极,运算放大器的负相输入端接0路电子开关电路中串联反相器的NMOS开关漏极和1、2、3...n路电子开关电路中未串联反相器的NMOS开关漏极;运算放大器的负相输入端与输出端之间串联电阻构成负反馈,校准前的基准电压输入端[Vref1]接运算放大器的同相输入端,运算放大器的输出端作为校准后的基准电压输出端[Vref2]。
地址 215011江苏省苏州市苏州新区滨河路625号A座3楼