发明名称 用于调整集成电路性能的设备和方法
摘要 可编程逻辑器件(PLD)包括延迟电路和体偏置发生器。所述延迟电路的延迟被配置成表示在PLD内实现的用户电路的延迟。所述体偏置发生器被配置成调整用户电路中晶体管的体偏置。所述体偏置发生器响应从延迟电路的信号传播延迟中得到的电平,调整晶体管的体偏置。
申请公布号 CN1985440A 申请公布日期 2007.06.20
申请号 CN200580023570.1 申请日期 2005.05.18
申请人 阿尔特拉公司 发明人 D·刘易斯;V·贝茨;I·拉希姆;P·麦克尔赫尼;Y-J·W·刘;B·彼得森
分类号 H03K19/00(2006.01);G06F17/50(2006.01) 主分类号 H03K19/00(2006.01)
代理机构 北京纪凯知识产权代理有限公司 代理人 赵蓉民
主权项 1.一种可编程逻辑器件PLD,包括:延迟电路,所述延迟电路的延迟被配置成表示在所述PLD内实现的用户电路的延迟;和体偏置发生器,所述体偏置发生器被配置为调整所述用户电路的晶体管的体偏置,以响应从所述延迟电路的传播延迟中得到的电平。
地址 美国加利福尼亚州