发明名称 用于调节数字处理部件供电电平的装置以及操作此装置的方法
摘要 本发明公开了调节有可变工作频率数字处理部件(100)的供电电平(VDD)的控制电路(125)。此控制电路(125)由N个延时元件(201)和电源功率调节电路(210、215、220)组成。N个延时元件(201)是通过串联连接的。每个元件都有一个由VDD值测定的延时D。这样施加到首个延时元件(201A)输入端的时钟脉冲会通过N个延时元件(201N)相继传送。电源功率调节电路(210、215、220)可以调节VDD,并且可以用来(i)监测至少K延时元件(201)和K+1延时元件(201)的输出,(ii)测定时钟脉冲已经到达K延时元件(201)的输出,但还没有到达K+1延时元件(201)的输出,以及(iii)产生一个可以调节VDD响应的控制信号。
申请公布号 CN1321361C 申请公布日期 2007.06.13
申请号 CN03806203.8 申请日期 2003.01.17
申请人 国家半导体公司 发明人 德雷根·麦克斯莫维克;桑迪普·德哈
分类号 G06F1/26(2006.01);G06F1/32(2006.01) 主分类号 G06F1/26(2006.01)
代理机构 上海开祺知识产权代理有限公司 代理人 李兰英
主权项 1.一种用于调节具有各种工作频率的数字处理部件的电源电平的控制电路,其特征在于上述的控制电路包括:串联连接的多个延时元件,此多个延时元件的每个元件具有基于供电电平值测定的延时,使得加到多个延时元件中一个元件输入端的第一时钟脉冲边可以通过上述的多个延时元件顺次得以传输,并且,该控制电路还包括电源调节电路,它可以调节电源电平,上述的电源调节电路可用来(i)监测至少第一延时元件和紧接于第一延时元件的第二延时元件的输出,(ii)测定上述的第一时钟脉冲边已经到达上述的第一延时元件的输出端,但还没有到达所说的第二延时元件的输出端,响应施加于延时元件输入端的下一个顺序的时钟脉冲边;以及(iii)产生一个可以调节基于测定的电源电平的控制信号。
地址 美国加利福尼亚州