发明名称 低通连续可调滤波器和滤波方法
摘要 本发明属于信号处理技术领域,涉及一种低通连续可调滤波器,包括DSP、A/D转换器、D/A转换器、输入同步FIFO缓冲区、输出同步FIFO缓冲区,存储器,时钟发生器。存储器里存储有根据所设定的窗函数、滤波阶数、采样频率和阻带频率相对于通带截止频率的比值计算出的FIR滤波器滤波系数和FIR滤波运算子程序;DSP根据所输入的需要调整的通带截止频率,计算采样频率,改变时钟发生器输出频率,将调整后的通带截止频率存入存储器。本发明同时提供一种此种滤波器适用的滤波方法。本发明的滤波器和滤波方法,在较宽频带内实现通带截止频率的连续可调,调节精度可达0.5Hz,具有调节精度高,方便快捷的优点。
申请公布号 CN1976224A 申请公布日期 2007.06.06
申请号 CN200610130270.X 申请日期 2006.12.15
申请人 天津大学 发明人 郭继昌;李锵;李香萍
分类号 H03H17/02(2006.01) 主分类号 H03H17/02(2006.01)
代理机构 天津市北洋有限责任专利代理事务所 代理人 江镇华
主权项 1.一种低通连续可调滤波器,包括DSP、A/D转换器、D/A转换器、输入同步FIFO缓冲区、输出同步FIFO缓冲区,存储器,时钟发生器;其中:(1)A/D转换器将输入的模拟信号转换成数字信号,并存入输入同步FIFO缓冲区;(2)存储器里存储有根据所设定的窗函数、滤波阶数、采样频率和阻带频率相对于通带截止频率的比值计算出的FIR滤波器滤波系数和FIR滤波运算子程序;(3)DSP根据所输入的需要调整的通带截止频率,计算采样频率,改变时钟发生器输出频率,将调整后的通带截止频率存入存储器;调用FIR滤波运算子程序,对输入同步FIFO缓冲区内存储的数值进行滤波运算,滤波运算的结果存入输出同步FIFO缓冲区;(4)D/A转换器将输出同步FIFO缓冲区存储的数据转换成模拟信号并输出;(5)时钟发生器在DSP的控制下生成同步时钟信号,作用于A/D转换器、D/A转换器、输入同步FIFO缓冲区输入时钟、输出同步FIFO缓冲区输出时钟。
地址 300072天津市南开区卫津路92号天津大学