发明名称 一种PCI总线的高速数据通讯接口卡
摘要 本发明公开了一种PCI总线的高速数据通讯接口卡。PCI总线接口电路经引出线分别与PCI通讯接口,CPLD可编程逻辑电路,传输阻抗匹配电路连接;PCI通讯接口的+5V电源经电源变换电路输出3.3V电源与PCI总线接口电路,CPLD可编程逻辑电路,传输阻抗匹配电路连接,PCI通讯接口经计算机的PCI插槽与计算机连接。通过这种通讯接口,数字信号分析仪与计算机的最远距离,在保证传输速率不受到影响的前提下,由通常的20至30厘米增加到200至300厘米,便于工业现场的数据传输;结构简洁紧凑,实现数字信号与计算机之间的高速传输;应用广泛,可适用于很多工业现场使用的数据采样、数字信号分析仪器。
申请公布号 CN1318943C 申请公布日期 2007.05.30
申请号 CN200510050436.2 申请日期 2005.06.24
申请人 杭州亿恒科技有限公司 发明人 贺惠农
分类号 G06F3/00(2006.01);G06F13/40(2006.01) 主分类号 G06F3/00(2006.01)
代理机构 杭州求是专利事务所有限公司 代理人 林怀禹
主权项 1、一种PCI总线的高速数据通讯接口卡,包括PCI通讯接口(1),PCI总线接口电路(2),CPLD可编程逻辑电路(3),传输阻抗匹配电路(4),电源变换电路(5);PCI总线接口电路(2)经引出线分别与PCI通讯接口(1),CPLD可编程逻辑电路(3),传输阻抗匹配电路(4)连接;PCI通讯接口(1)的+5V电源经电源变换电路(5)输出3.3V电源与PCI总线接口电路(2),CPLD可编程逻辑电路(3),传输阻抗匹配电路(4)连接,PCI通讯接口(1)经计算机的PCI插槽与计算机连接;其特征在于:1)PCI通讯接口(1):一端与计算机PCI插槽连接,另一端通过PCI_AD[31:0]总线与PCI总线接口电路(2)相连;2)PCI总线接口电路(2):包括PCI总线I/O加速器PCI9054芯片U1,有源晶振U3,PCI9054芯片I/O口的上拉电阻、下拉电阻,电源保护电路电容C32,C33,C34,C35,C36,C37,C38,C39,C40,C41;PCI9054芯片的数据总线LD[15:0];地址总线LA[31:2];复位信号线LRESETo;读写控制线LW/R和其它控制线LREADY、LHOLD、LHOLDA、LADS、LBLAST,LINT与M4A3-192/96CPLD可编程逻辑电路相连;PCI9054芯片的数据总线LD[15:0];控制数据总线方向信号线LD_DIR与传输阻抗匹配电路(4)相连;3)CPLD可编程逻辑电路(3):包括LATTICE的M4A3-192/96;CPLD可编程逻辑电路(3)和传输阻抗匹配电路(4)相连的信号线:两个数字信号处理器DSP的片选信号线HCS_DSP0和HCS_DSP1;读写DSP的HPI口的读写控制信号线HRW、HWIL、HDS1_DSP0、HDS2_DSP0、HDS1_DSP1、HDS2_DSP1;DSP的HPI口寄存器地址选择线HCNTL0和HCNTL1;读写DSP的HPI口的忙闲信号线HRDY_DSP0和HRDY_DSP1;DSP中断信号线HINT_DSP0;4)传输阻抗匹配电路(4):包括传输电缆匹配电阻网络和50芯传输电缆插座;5)电源变换电路(5):主要包括电压变换芯片TPS70302,调压电阻R92、R96和R95、R140,保护电阻R99,由电容C26,C28,C27,C29,C30,C31组成的稳压电路。
地址 310003浙江省杭州市上城区紫金观巷26号