发明名称 调节电子电路内电力消耗之电路与方法
摘要 提供一种方法和电路,在其中利用第一电路执行第一运作。利用第二电路执行第二运作。产生第一信号以回应第一运作。产生第二信号以回应第二运作。调整第二电路内电力损耗以回应第一和第二信号。
申请公布号 TW234750 申请公布日期 1994.11.21
申请号 TW083100294 申请日期 1994.01.15
申请人 万国商业机器公司;摩托罗拉公司 发明人 吉安法兰柯.吉洛沙;阿吐洛.洛派兹.阿瑞兹比;麦可.克莱.亚历山大;奥拜瑞.狄尼.欧登;詹姆士.艾伦.卡莱
分类号 G06F1/08;G06F1/32 主分类号 G06F1/08
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种用以调节电子电路内功率消耗之电路,其包 含:用 以分配指令及产生第一信号以回应该指令之指令 分配器; 耦合至该指令分配器用以等候该指令及产生第二 信号以回 应该指令之执行单元;及耦合至该执行单元及该侦 测单元 用以调整该执行单元之时钟变换频率以回应该等 第一和第 二信号之电路。2.根据申请专利范围第1项之电路, 其中该等时钟变换是 分配至该执行单元内多个锁定单元。3.根据申请 专利范围第2项之电路,其中该等锁定单元是 CMOS锁定单元。4.一种用以调节电子电路内功率消 耗之电路,其包含:用 以输出资讯及产生第一信号以回应输出资讯之快 取记忆体 ;耦合至该快取记忆体用以等候该资讯及产生第二 信号以 回应该资讯之输入单元;及耦合至该输入单元及该 侦测单 元用以调整该输入单元之时钟变换频率以回应该 等第一和 第二信号之电路。5.根据申请专利范围第4项之电 路,其中该输入单元是处 理器之执行单元。6.根据申请专利范围第4项之电 路,其中该输入单元是处 理器之指令缓冲/分配单元。7.根据申请专利范围 第4项之电路,其中该快取记忆体是 指令快取记忆体。8.根据申请专利范围第4项之电 路,其中该快取记忆体是 资料快取记忆体。9.一种用以调节电子电路内功 率消耗之电路,其包含:用 以执行第一运作及产生第一信号以回应该第一运 作之第一 电路;耦合至该第一电路用以执行第二运作及产生 第二信 号以回应该第二运作第二电路;及耦合至该第一和 第二电 路用以调整该第二电路内电力损耗以回应该等第 一和第二 信号之第三电路。10.根据申请专利范围第9项之电 路,其中该第三电路藉 由调整该第二电路内时钟变换频率而调整该第二 电路内电 力损耗。11.根据申请专利范围第10项之电路,其中 该第三电路降 低该频率以回应该第二信号,且该第二信号显示该 第二运 作等候该第一运作而该第一信号显示该第一运作 没有正在 执行。12.根据申请专利范围第11项之电路,其中该 第三电路降 低该频率为零。13.根据申请专利范围第9项之电路 ,其中该第三电路与 该第二电路整合在一起。14.根据申请专利范围第9 项之电路,其中该第一电路包 含:用以执行该第一运作之运作电路;及耦合至该 运作电 路用以侦测该第一运作之效能及产生该第一信号 以回应该 第一运作之侦测电路。15.根据申请专利范围第9项 之电路,其中该第一电路进 一步执行第三运作及产生第三信号以回应该第三 运作。16.根据申请专利范围第15项之电路,且进一 步包含耦合 至该第一电路用执行第四运作及产生第四信号以 回应该第 四运作之第四电路。17.根据申请专利范围第16项 之电路,进一步包含耦合至 该第一和第四电路用以调整该第四电路内时钟变 换以回应 该等第三和第四信号之第五电路。18.一种用以调 节电子电路内功率消耗之积体电路,其包 含:用以产生第一信号之第一电路;及耦合至该第 一电路 用以只调整积体电路之一部份的电力损耗以回应 该第一信 号之第二电路。19.根据申请专利范围第18项之积 体电路,其中该第一电 路产生该第一信号以回应该第一电路之第一运作 。20.根据申请专利范围第19项之积体电路,其中该 部份耦 合至该第一电路且执行第二运作。21.根据申请专 利范围第20项之积体电路,其中该部份产 生第二信号以回应该第二运作。22.根据申请专利 范围第21项之积体电路,其中该第二电 路调整该电力损耗以回应该等第一和第二信号。 23.一种用以调节电子电路内功率消耗之方法,包含 下列 步骤:利用第一电路执行第一运作;利用第二电路 执行第 二运作;产生第一信号以回应该第一运作;产生第 二信号 以回应该第二运作;及调整该第二电路之电力损耗 以回应 该等第一和第二信号。24.根据申请专利范围第23 项之方法,其中该调整电力损 耗之步骤包含调整该第二电路内时钟变换频率之 步骤。25.根据申请专利范围第24项之方法,其中该 调整时钟频 率之步骤包含降低该频率以回应该第二信号之步 骤,且该 第二信号显示该第二运作等候该第一运作,而该第 一信号 显示该第一运作没有正在执行。26.根据申请专利 范围第25项之方法,其中该降低频率之 步骤包含降低该频率为零之步骤。27.根据申请专 利范围第23项之方法且进一步包含下列步 骤:利用该第一电路执行第三运作;及产生第三信 号以回 应该第三运作。28.根据申请专利范围第27项之方 法,进一步包含下列步 骤:利用该第三电路执行第四运作;及产生第四信 号以回 应该第四运作。29.根据申请专利范围第28项之方 法,进一步包含调整该 第三电路内时钟变换以回应该等第三和第四信号 之步骤。 图1是根据本发明之一示范实例之电子电路的概念 方块图 ;图2a-c是根据该示范实例降低图1电子电路内电力 之一种方法的流程图;图3是根据示范实例用以降 低图1 电子电路内电力之电路的电路示意图;及图4是图3 电路
地址 美国
您可能感兴趣的专利