发明名称 |
像素阵列及其显示面板与显示器 |
摘要 |
一种像素阵列及其显示面板与显示器,其中该扫描阵列包括一第一条扫描线,其与第一列子像素及第二列子像素电性连接;一第二条扫描线,其与第三列子像素及第四列子像素电性连接;以及若干条数据线,所述数据线分为第一群组与第二群组,其中该第一群组与该第一及该第三列子像素电性连接,而该第二群组则与该第二及该第四列子像素电性连接。通过每两列子像素对应一条扫描线,减少一倍像素阵列内扫描线的使用数目,并且增加一倍的数据线,以使数据线与像素阵列间的拉线阻抗一致。由此,有效改善每一子像素开口率及缩小其薄膜晶体管的大小,并且可降低像素阵列拉线排列的复杂度,以提升显示面板的穿透率及使得显示面板所呈现的画面更均匀。 |
申请公布号 |
CN1963609A |
申请公布日期 |
2007.05.16 |
申请号 |
CN200610169310.1 |
申请日期 |
2006.12.12 |
申请人 |
友达光电股份有限公司 |
发明人 |
叶益源 |
分类号 |
G02F1/133(2006.01);G02F1/136(2006.01);G09G3/36(2006.01) |
主分类号 |
G02F1/133(2006.01) |
代理机构 |
隆天国际知识产权代理有限公司 |
代理人 |
陈晨 |
主权项 |
1.一种像素阵列,包括:一第一条扫描线,该第一条扫描线与第一列子像素及第二列子像素电性连接;一第二条扫描线,该第二条扫描线与第三列子像素及第四列子像素电性连接,其中上述该些列子像素中相邻列内的子像素为错位排列;以及若干条数据线,所述数据线分为第一群组与第二群组,其中该第一群组与该第一及该第三列子像素电性连接,而该第二群组则与该第二及该第四列子像素电性连接。 |
地址 |
中国台湾新竹市 |