发明名称 数据接收电路和方法
摘要 相位监测单元(6)相对于去填充单元(2)中的缓冲存储器(4)监测写和读定时,并将一个计数值送到系统控制单元(9)。系统控制单元(9)判断是否存在滑动故障。如果存在滑动故障,系统控制单元(9)控制时钟开关(8)立即使再定时时钟信号切换为DPLL时钟信号,从而避免低速传输数据“停止”状态。这样,在主时钟信号中发生故障的情况下,就可以避免低速传输数据“停止”状态。
申请公布号 CN1316762C 申请公布日期 2007.05.16
申请号 CN03107984.9 申请日期 2003.03.28
申请人 日本电气株式会社 发明人 伊藤雅朗
分类号 H04B10/00(2006.01);H04B10/08(2006.01) 主分类号 H04B10/00(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 王岳;陈霁
主权项 1.一种数据接收电路,用于从同步光学网络/同步数字系统SONET/SDH高速传输信号获取低速传输信号,包括:存储器装置,用于存储高速传输信号;第一时钟信号发生装置,用于通过将来自系统外部的主时钟信号频分为用于低速传输信号的时钟信号来产生从存储器装置读出数据的第一读时钟信号;第二时钟信号发生装置,用于通过接收在存储器装置中写数据的写时钟信号和来自基准振荡器的基准时钟信号,比较写时钟信号和第一读时钟信号的相位,并根据比较结果和来自基准振荡器的基准时钟信号来执行相位控制,以产生第二读时钟信号;选择装置,通过从第一时钟信号发生装置接收第一读时钟信号,从第二时钟信号发生装置接收第二读时钟信号,并根据控制装置的命令选择和输出用于存储器装置的读出时钟信号;相位监测装置,用于监测存储器装置的数据写和读的定时,并且在读定时偏离写定时的情况下通知异常,所述相位监测装置包括计数装置;以及控制装置,在相位监测装置输出异常信息的情况下,输出一个命令,使得用于存储器装置的读时钟信号从第一读时钟信号变为第二读时钟信号。
地址 日本东京都