发明名称 可产生验证信号的信号发生系统以及其相关方法
摘要 一种可产生验证信号的信号发生系统以及其相关方法,该信号发生系统包含有:一锁相回路,用来将一输出时钟脉冲的频率锁至一特定时钟脉冲频率;以及一数字信号发生电路,该数字信号发生电路包含有:一触发电路,电连接至该锁相回路,用来决定该锁相回路的输出时钟脉冲的频率是否落于一频率范围之内,并且于该锁相回路的输出时钟脉冲的频率落于该频率范围时输出一触发信号;以及一信号发生器,电连接至该触发电路以及该锁相回路,用来当接收到该触发电路时,根据该输出时钟脉冲产生该验证信号;其中在输出时钟脉冲的频率尚未落于该频率范围前,该锁相回路持续输出该输出时钟脉冲。
申请公布号 CN1959588A 申请公布日期 2007.05.09
申请号 CN200610143742.5 申请日期 2006.11.03
申请人 联发科技股份有限公司 发明人 刘铨;萧全成;蔡政宏
分类号 G06F1/04(2006.01);G06F11/00(2006.01) 主分类号 G06F1/04(2006.01)
代理机构 北京三友知识产权代理有限公司 代理人 任默闻
主权项 1.一种信号发生系统,其用来产生一验证信号,该信号发生系统包含有:一锁相回路,用来将一输出时钟脉冲的频率锁至一特定时钟脉冲频率;以及一数字信号发生电路,该数字信号发生电路包含有:一触发电路,电连接至所述锁相回路,用来决定所述锁相回路的输出时钟脉冲的频率是否落于一频率范围之内,并且在所述锁相回路的输出时钟脉冲的频率落于所述频率范围时输出一触发信号;以及一信号发生器,电连接至所述触发电路以及所述锁相回路,当接收到所述触发电路时,用来根据所述输出时钟脉冲产生所述验证信号;其中在输出时钟脉冲的频率尚未落于所述频率范围前,所述锁相回路持续输出所述输出时钟脉冲。
地址 台湾省新竹科学工业园区