发明名称 一种多路无线通信仿真装置
摘要 本实用新型公开了一种多路无线通信仿真方法及其装置。信号产生装置生成所需的多路通信数据,对数据进行读取、配置和调节,并将处理数据储存到SDRAM储存电路里。信号接收处理装置对接收到的数据进行处理,并将处理好的数据发送给DSP芯片进行解码、解扰、解扩和判决,最后由计算机对处理的结果进行比较和验证,并显示最终的验证结果。本实用新型结构简单、成本低廉,特别适用于多路无线通信系统的仿真研究,不仅具有较高的处理速度,而且工作状态稳定可靠,具有良好的市场应用前景。
申请公布号 CN2899308Y 申请公布日期 2007.05.09
申请号 CN200620019492.X 申请日期 2006.04.29
申请人 中山大学 发明人 谢宁;莫武中;周渊平
分类号 H04L12/26(2006.01);H04L29/10(2006.01);G06F11/00(2006.01) 主分类号 H04L12/26(2006.01)
代理机构 云南协立专利事务所 代理人 姜开侠
主权项 1、一种多路无线通信仿真装置,包括一个信号产生装置和一个信号接收处理装置,信号接收处理装置包括一台计算机、一块带数字信号处理芯片DSP的电路板和一个功能模块;计算机通过USB接口与电路板的JTAG接口串联连接,其特征在于:信号产生装置包括一个存储装置、一个USB读写器、电平转换电路、SDRAM储存电路和一个功能模块;所述的功能模块中设置有两个RJ45接口和两块含有低压差分信号技术LVDS接口的芯片;所述的功能模块中还设置有一块现场可编程门阵列FPGA芯片,5V外接稳压电源接口,电源电路,FPGA配置电路,复位电路,晶振器电路和状态指示电路;电源电路与功能模块上所有芯片的电源接口电气连接,FPGA配置电路与FPGA芯片的配置接口电气连接,复位电路与FPGA芯片的I/O接口电气连接,晶振器电路与FPGA芯片的全局时钟接口串联连接,状态指示电路与FPGA芯片的I/O接口电气连接;在信号产生装置部分,所述的USB读写器与存储装置电气连接,USB读写器的输出端与电平转换电路的输入端电气连接;所述的5V外接稳压电源接口与电源电路的输入端、USB读写器的5V电源接口和电平转换电路的5V电源接口电气连接;FPGA芯片分别通过其I/O接口与电平转换电路和SDRAM储存电路电气连接,电源电路的输出端还与电平转换电路、SDRAM储存电路的电源接口电气连接;所述的两块LVDS接口芯片的输入端分别与FPGA芯片的I/O接口电气连接,它们的输出端分别与RJ45接口连接;在信号接收处理装置部分,所述的5V外接稳压电源接口与电源电路的输入端电气连接;FPGA芯片通过I/O接口与DSP芯片的EMIF接口电气连接,所述的两块LVDS接口芯片的输入端分别与RJ45接口连接,它们的输出端与分别与FPGA芯片的I/O接口电气连接;所述的信号产生装置和信号接收处理装置通过各自的两个RJ45接口相互对应串联连接。
地址 510275广东省广州市广州新港西路135号中山大学西南区488栋-401