发明名称 缓冲以优化片上网络中突发脉冲长度的集成电路和方法
摘要 提供了一种集成电路,其包括多个通过互联装置(N)耦合的处理模块(M、S)。第一处理模块(M)基于事务(transactions)与第二处理模块(S)通信。与所述第二处理模块(S)相关联的第一包封装置(WM1)对来自所述第二处理模块(S)的将在所述互联装置上传送的数据进行缓冲,直到缓冲了第一数量的数据为止,然后将所述第一数量的缓冲数据传送到所述第一处理模块(M)。
申请公布号 CN1954306A 申请公布日期 2007.04.25
申请号 CN200580015855.0 申请日期 2005.05.13
申请人 皇家飞利浦电子股份有限公司 发明人 A·拉杜勒斯库;K·G·W·古森斯
分类号 G06F13/42(2006.01) 主分类号 G06F13/42(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 程天正;王勇
主权项 1.一种集成电路,具有与互联装置(N)连接的多个处理模块(M、S),其中第一处理模块(M)使用事务与第二处理模块(S)通信,包括:第一包封装置(WM1),其与所述第二处理模块(S)相关联,用于对来自所述第二处理模块(S)的将在互联装置(N)上传送的数据进行缓冲,直到缓冲了第一数量的数据为止,其中当已经缓冲了第一数量的数据时传送缓冲数据。
地址 荷兰艾恩德霍芬