发明名称 延迟电路和使用它的视频信号处理电路
摘要 一种延迟电路,减轻漏极和衬底间的寄生电容,它包括:开关电容器组,具有多个开关电容器单元,开关电容器单元有用于充电和放电的晶体管以及连接到这些晶体管的源极的电容元件,开关电容器组进行连接,以使输入信号对用于充电的各个晶体管的漏极共同地输入并且使电容元件被充电,同时从用于放电的各个晶体管的漏极使电容元件放电而将输出信号输出;以及开关控制单元,通过控制用于充电和放电的各个晶体管的栅极的导通/截止而使各个电容元件基于输入信号被依次充电,同时使在该依次充电时上次充电过的电容元件放电,从而将输出信号依次输出,在相邻的两个所述开关电容器单元中,使双方的用于充电和放电的晶体管之间相邻,使双方的用于充电和放电的晶体管的漏极共用。
申请公布号 CN1953330A 申请公布日期 2007.04.25
申请号 CN200610159342.3 申请日期 2006.09.27
申请人 三洋电机株式会社 发明人 芹泽俊介;坂田哲男;女屋正人
分类号 H03K5/13(2006.01);H01L27/06(2006.01);H04N9/77(2006.01) 主分类号 H03K5/13(2006.01)
代理机构 北京市柳沈律师事务所 代理人 邵亚丽;李晓舒
主权项 1.一种延迟电路,获得使输入信号延迟的输出信号,其特征在于,该延迟电路包括:开关电容器组,具有多个开关电容器单元,开关电容器单元有用于充电的MOS晶体管和用于放电的MOS晶体管以及连接到所述用于充电及所述用于放电的MOS晶体管的源极并通过所述用于充电及所述用于放电的MOS晶体管的栅极的导通/截止而进行充放电的电容元件,开关电容器组进行连接,以使所述输入信号对所述用于充电的各个MOS晶体管的漏极共同地输入并且使所述电容元件被充电,同时使所述电容元件从所述用于放电的各个MOS晶体管的漏极放电而将所述输出信号输出;以及开关控制单元,通过控制所述用于充电和所述用于放电的各个MOS晶体管的栅极的导通/截止,使所述各个电容元件基于所述输入信号被依次充电,同时使在该依次充电时上次充电过的所述电容元件放电,从而将所述输出信号依次输出,在所述多个开关电容器单元中相邻的两个所述开关电容器单元中,使双方的所述用于充电的MOS晶体管之间相邻,同时使双方的所述用于放电的MOS晶体管之间相邻,使所述双方的用于充电的MOS晶体管的漏极共用,同时使所述双方的用于放电的MOS晶体管的漏极共用。
地址 日本大阪府