发明名称 嵌入式电子设计自动化多功能创新性实验平台
摘要 本实用新型是嵌入式电子设计自动化多功能创新性实验平台,其有FPGA核心板、实验箱主板,以及高速模拟信号采集与回放、高速大容量数字信号存储与回放和ARM最小系统三个功能扩展板,其中:FPGA的核心芯片为亚尔特拉公司的FPGA EP2C35F672;实验箱主板包括核心板区、开放实验区、数码显示区、液晶显示区、键盘区、时钟频率源区、模拟信源区、扬声器模块区、电源模块区、外设接口区、程序下载接口;FPGA核心板、功能扩展板和实验箱主板分别以堆栈方式进行连接,构成实验平台。本实用新型具有极好的抗震性,可以开展数字电路实验、基本EDA应用实验,DSPBuilder实验、SOPC实验等EDA相关课程实验。
申请公布号 CN2891165Y 申请公布日期 2007.04.18
申请号 CN200620096811.7 申请日期 2006.05.23
申请人 武汉大学 发明人 陈曦;刘克刚;王高峰;周维
分类号 G09B25/00(2006.01) 主分类号 G09B25/00(2006.01)
代理机构 湖北武汉永嘉专利代理有限公司 代理人 王守仁
主权项 1.一种嵌入式电子设计自动化多功能创新性实验平台,设有现场可编程门阵列核心板和实验箱主板,其特征在于:现场可编程门阵列核心板的核心芯片为亚尔特拉公司的FPGA EP2C35F672;实验箱主板包括核心板区、开放实验区、数码显示区、液晶显示区、键盘区、时钟频率源区、模拟信源区、扬声器模块区、电源模块区、外设接口区、程序下载接口;还设有三个功能扩展板,分别是高速模拟信号采集与回放功能扩展板、高速大容量数字信号存储与回放功能扩展板和ARM最小系统功能扩展板;FPGA核心板、功能扩展板和实验箱主板分别以堆栈的方式进行连接,构成实验平台。
地址 430072湖北省武汉市武昌区珞珈山