发明名称 可验证叠层顺序的电路板
摘要 一种可验证叠层顺序的电路板,包含一个导电层单元、一个绝缘层单元及一个测量单元。该导电层单元具有至少三层相堆叠的导电层。该绝缘层单元具有至少两层绝缘层,分别夹设于该导电层单元的任意两层相邻导电层之间。该测量单元包括一条相同宽度的测量线、一个完整连续的参考面及一个间隙。该测量线、该参考面及该间隙依序设置在该导电层单元的任意三层连续导电层的同一相对位置上,且该测量线位于该间隙的一个投影区域内。当该电路板的导电层单元的叠层顺序错误时,该测量单元的特性阻抗会偏移正常值。
申请公布号 CN1942048A 申请公布日期 2007.04.04
申请号 CN200510108901.3 申请日期 2005.09.30
申请人 环隆电气股份有限公司 发明人 沈英至
分类号 H05K1/02(2006.01);H05K3/00(2006.01) 主分类号 H05K1/02(2006.01)
代理机构 永新专利商标代理有限公司 代理人 王英
主权项 1、一种可验证叠层顺序的电路板,其特征在于:该可验证叠层顺序的电路板包含:一个导电层单元,具有至少三层相堆叠的导电层;一个绝缘层单元,具有至少两层绝缘层,分别夹设于该导电层单元的任意两层相邻导电层之间;及一个测量单元,包括一条相同宽度的测量线、一个完整连续的参考面及一个间隙,该测量线、该参考面及该间隙分别依序设置在该导电层单元的任意三层连续导电层的同一相对位置上,且该测量线位于该间隙的一个投影区域内。
地址 中国台湾南投县