发明名称 用于行动平台交易之可靠输入技术
摘要 依据一实施例,所揭示系一种电脑系统。此电脑系统系包括:一处理单元(CPU),和一耦合至此CPU而包括一些受保护之暂存器的晶片组。此电脑系统亦包括一耦合至此晶片组而可执行扫描使接收一按键矩阵资料之微控制器,其中之可靠的软体,可经由该等受保护之暂存器,来接取上述之按键矩阵资料,藉以确保此资料之真实性。
申请公布号 TWI276971 申请公布日期 2007.03.21
申请号 TW093117485 申请日期 2004.06.17
申请人 英特尔公司 发明人 波伊斯纳 大卫
分类号 G06F15/78(2006.01) 主分类号 G06F15/78(2006.01)
代理机构 代理人 恽轶群 台北市松山区南京东路3段248号7楼;陈文郎 台北市松山区南京东路3段248号7楼
主权项 1.一种电脑系统,其系包括: 一中央处理单元(CPU); 一耦合至此CPU而包括一些受保护之暂存器的晶片 组;和 一耦合至此晶片组而可执行扫描而接收一按键矩 阵资料之微控制器,其中可靠的软体可经由该等受 保护之暂存器,来接取上述之按键矩阵资料,藉以 确保该资料之真实性。 2.如申请专利范围第1项之电脑系统,其进一步系包 括一耦合至该微控制器而可提供按键资料之键盘 。 3.如申请专利范围第2项之电脑系统,其进一步系包 括一耦合至该微控制器而可提供游标移动资料之 指位装置。 4.如申请专利范围第3项之电脑系统,其中该键盘和 指位装置,系与该等CPU、晶片组、和微控制器整合 进同一外壳内。 5.如申请专利范围第1项之电脑系统,其中该晶片组 进一步系包括: 一受保护之记忆体列表;和 一记忆体控制器。 6.如申请专利范围第5项之电脑系统,其中进一步系 包括一耦合至该记忆体控制器之记忆体装置。 7.如申请专利范围第6项之电脑系统,其中该记忆体 装置系包括: 一受保护之记忆体列表;和 一可靠之软体监视器。 8.如申请专利范围第1项之电脑系统,其中该晶片组 和微控制器,系经由一低接脚计数(LPC)界面相耦合 。 9.如申请专利范围第1项之电脑系统,其中该电脑系 统为一手提式电脑系统。 10.如申请专利范围第1项之电脑系统,其中该微控 制器系包括: 一可执行该按键矩阵扫描之第一组件;和 一可执行其他除矩阵扫描外之功能的第二组件。 11.如申请专利范围第10项之电脑系统,其中该第一 组件和第二组件,系使整合在同一积体电路上面。 12.如申请专利范围第11项之电脑系统,其中该第一 组件和第二组件,系使整合在分开之积体电路上面 。 13.一种微控制器,其系包括: 一具有一些受保护之暂存器而可执行按键矩阵扫 描之第一组件,其中可靠的软体可经由该等受保护 之暂存器,来接取上述按键矩阵资料,以确保该资 料之真实性;和 一可执行其他除矩阵扫描外之功能的第二组件。 14.如申请专利范围第13项之电脑系统,其中该第一 组件和第二组件,系使整合在同一积体电路上面。 15.如申请专利范围第13项之电脑系统,其中该第一 组件和第二组件,系使整合在分开之积体电路上面 。 16.一种可靠输入方法,其系包括下列步骤: 使用一可靠之软体,在一电脑系统内产生一编密按 键; 使该可靠之软体写入至该电脑系统内之可靠的暂 存器,以起始一微控制器处之按键矩阵扫描;以及 接收来自该微控制器之按键矩阵资料。 17.如申请专利范围第16项之方法,其中进一步系包 括: 使一晶片组侦测一给该微控制器内之可靠的暂存 器之特定周期;以及 使该微控制器侦测此特定之周期。 18.如申请专利范围第17项之方法,其中进一步系包 括使该微控制器,响应上述特定周期之侦测,而进 入一可靠之模态内。 19.如申请专利范围第18项之方法,其中进一步系包 括使该微控制器将一键击和移动资料传输给该晶 片组内之受保护的暂存器。 20.如申请专利范围第19项之方法,其中进一步系包 括使该微控制器存在于该可靠之模态内。 21.一种电脑系统,其系包括: 一中央处理单元(CPU); 一耦合至此中央处理器而包括一些受保护之暂存 器的晶片组; 一耦合至该晶片组之记忆体装置;和 一耦合至该晶片组而可执行扫描使接收按键矩阵 资料之微控制器,其中可靠的软体可经由该等受保 护之暂存器,来接取上述按键矩阵资料,以确保该 资料之真实性。 22.如申请专利范围第21项之电脑系统,其中进一步 系包括一耦合至该微控制器而可提供按键资料之 键盘。 23.如申请专利范围第22项之电脑系统,其中进一步 系包括一耦合至该微控制器而可提供游标移动资 料之指位装置。 24.如申请专利范围第21项之电脑系统,其中该晶片 组进一步系包括: 一受保护之记忆体体列表;和 一耦合至该记忆体装置之记忆体控制器。 25.如申请专利范围第24项之电脑系统,其中该记忆 体装置系包括: 一受保护之记忆体列表;和 一可靠之软体监视器。 图式简单说明: 第1图系一电脑系统之一个实施例的方块图; 第2图系一可例示一种中央处理单元(CPU)之一个实 施例的方块图; 第3图系一可例示一种记忆体之一个实施例的方块 图; 第4图系一可用以读取来自一个微控制器之可靠输 入的实施例之流程图;而 第5图则系一可例示一种微控制器积体电路之一个 实施例的方块图。
地址 美国