发明名称 电脑系统及闸控时脉信号之方法
摘要 本发明揭示一种电脑系统,其系依据一项具体实施例来说明。该电脑系统包括:一第一时脉接收器、与该时脉产生器耦合的一或多个时脉迹线,及与该等一或多个时脉迹线耦合的时脉产生器。为回应侦测到该等时脉迹线电性接地的连接已断开,该时脉产生器闸控到达该第一时脉接收器的时脉信号。
申请公布号 TWI276942 申请公布日期 2007.03.21
申请号 TW092112149 申请日期 2003.05.02
申请人 英特尔公司 发明人 约翰W. 荷瑞根
分类号 G06F1/08(2006.01) 主分类号 G06F1/08(2006.01)
代理机构 代理人 陈长文 台北市松山区敦化北路201号7楼
主权项 1.一种电脑系统,其包括: 一第一时脉接收器; 与该时脉产生器耦合的一或多个时脉迹线,以及 一时脉产生器,其系与该等一或多个时脉迹线耦合 ,用于闸控到达该第一时脉接收器之时脉信号,旨 在回应侦测出该等时脉迹线已与电性接地连接断 开。 2.如申请专利范围第1项之电脑系统,其中该第一时 脉接收器在侦测到一相关装置处于一非活动之模 式时,会将该等时脉迹线与电性接地连接断开。 3.如申请专利范围第1项之电脑系统,其中该时脉产 生器包括: 与该等时脉迹线耦合的一终端侦测器,其系在侦测 到该等时脉迹线已与电性接地连接断开后,产生一 闸极信号; 一第一OR闸极,其有一输入与该终端侦测器耦合,以 接收该闸极信号,且另一输入系耦合用于接收一时 脉信号;以及 一第二OR闸极,其有一输入与该终端侦测器耦合,以 接收该闸极信号,以及一反向输入系耦合用于接收 一时脉信号。 4.如申请专利范围第3项之电脑系统,其中该时脉产 生器进一步包括: 与该第一OR闸极之该输出耦合的一第一电晶体;以 及 与该第一OR闸极之该输出耦合的一第二电晶体。 5.如申请专利范围第4项之电脑系统,其进一步包括 :与每一该等时脉迹线耦合的一终端电阻器。 6.如申请专利范围第5项之电脑系统,其中该第一时 脉接收器包括与该等终端电阻器耦合的一电源管 理模组。 7.如申请专利范围第4项之电脑系统,其中该第一时 脉接收器包括: 与每一该等时脉迹线耦合的一终端电阻器;以及 与该等终端电阻器耦合的一电源管理模组。 8.如申请专利范围第4项之电脑系统,其进一步包括 一基板,其中该基板包括: 该第一时脉接收器;以及 与每一该等时脉迹线耦合的一连接器。 9.如申请专利范围第8项之电脑系统,其中该基板进 一步包括: 与该连接器耦合的一第二组一或多个时脉迹线; 与该第二组时脉迹线耦合的终端电阻器;以及 与该等终端电阻器耦合的一电源管理模组。 10.如申请专利范围第1项之电脑系统,其进一步包 括:与该等时脉迹线耦合的一第二时脉接收器。 11.一种闸控时脉信号的方法,其包括: 在一时脉产生器处侦测一或多个时脉迹线已移除 一电性接地;以及 闸控欲从该时脉产生器传送的时脉信号。 12.如申请专利范围第11项之方法,其中侦测一或多 个时脉迹线是否已移除一电性接地包括比较该等 时脉迹线上的时脉信号値。 13.如申请专利范围第12项之方法,其进一步包括:确 定该等时脉信号値是否相等。 14.如申请专利范围第12项之方法,其进一步包括:确 定该等时脉信号値是否低于1伏特。 15.如申请专利范围第12项之方法,其进一步包括:一 旦侦测到一或多个时脉迹线已移除一电性接地,即 在该时脉产生器处产生一闸极信号。 16.一种时脉产生器,其包括: 藉由时脉迹线与一第一时脉接收器耦合的一终端 侦测器,其系在侦测到该等时脉迹线已断开电性接 地连接后,产生一闸极信号;以及 与该等一或多个时脉迹线耦合的开关构件,其系为 回应该闸极信号之产生,而闸控到达该第一时脉接 收器的时脉信号。 17.如申请专利范围第16项之时脉产生器,其中进一 步包括: 一第一OR闸极,其有一第一输入与该终端侦测器耦 合,以接收该闸极信号,一第二输入系耦合用于接 收一时脉信号,及与该开关构件耦合的一输出;以 及 一第二OR闸极,其有一第一输入与该终端侦测器耦 合,以接收该闸极信号,一反向输入系耦合用于接 收一时脉信号,及与该开关构件耦合的一输出。 18.一种时脉产生器,其包括: 藉由时脉迹线与一第一时脉接收器耦合的一终端 侦测器,其系在侦测到该等时脉迹线已断开接地连 接后,产生一闸极信号;以及 与一第一该等时脉迹线耦合的一第一电晶体;以及 与一第二该等时脉迹线、该第一与第二电晶体耦 合的一第二电晶体,用于为回应该闸极信号之产生 而闸控到达该第一时脉接收器的时脉信号。 19.如申请专利范围第18项之时脉产生器,其中进一 步包括: 一第一OR闸极,其有一第一输入与该终端侦测器耦 合,以接收该闸极信号,一第二输入系耦合用于接 收一时脉信号,及与该第一电晶体耦合的一输出; 以及 一第二OR闸极,其具有一第一输入与该终端侦到器 耦合,以接收该闸极信号;一反向输入系耦合用于 接收一时脉信号;及与该第二电晶体耦合的一输出 。 图式简单说明: 图1为一电脑系统之一具体实施例的方块图; 图2为一时脉产生器之一具体实施例的方块图; 图3为一时脉接收器之一具体实施例的方块图;及 图4为一基板之另一具体实施例的方块图。
地址 美国