发明名称 |
薄膜晶体管阵列基板及其修补方法 |
摘要 |
一种薄膜晶体管阵列基板主要是由一基板、多个扫描配线、多个资料配线、多个薄膜晶体管、多个画素电极、多个共用配线及一图案化上电极所构成。其中,扫描配线及资料配线配置于基板上以区分出多个画素区域。薄膜晶体管分别位于各画素区域内,藉由对应的扫描配线与资料配线驱动。画素电极位于各画素区域内,与对应的薄膜晶体管电性连接。共用配线配置于基板上,每一个画素电极的部分区域是位于对应的共用配线的上方。图案化上电极包括多个子上电极,配置于每一个画素电极以及对应的共用配线之间,子上电极是与画素电极电性连接,适于与共用配线耦合形成一电容。其修补方式是移除与瑕疵电容中的子上电极对应的画素电极的部分区域,令瑕疵电容中的子上电极与对应的画素电极电性绝缘。 |
申请公布号 |
CN1306332C |
申请公布日期 |
2007.03.21 |
申请号 |
CN200410070526.3 |
申请日期 |
2004.08.03 |
申请人 |
友达光电股份有限公司 |
发明人 |
来汉中 |
分类号 |
G02F1/1343(2006.01);G02F1/1368(2006.01) |
主分类号 |
G02F1/1343(2006.01) |
代理机构 |
北京中原华和知识产权代理有限责任公司 |
代理人 |
寿宁;张华辉 |
主权项 |
1.一种薄膜晶体管阵列基板,其特征在于其包括:一基板;多数个扫描配线,配置于该基板上;多数个资料配线,配置于该基板上,其中该些扫描配线与该些资料配线是区分出多数个画素区域;多数个薄膜晶体管,每一该些薄膜晶体管是位于该些画素区域其中之一内,其中该些薄膜晶体管是藉由该些扫描配线驱动;多数个画素电极,每一该些画素电极是位于该些画素区域其中之一内,以与对应之该些薄膜晶体管其中之一电性连接;多数个共用配线,配置于该基板上,且每一该些画素电极之部分区域是位于对应的该些共用配线其中之一的上方;以及一图案化上电极,配置于每一该些画素电极以及该些共用配线其中之一之间,其中该图案化上电极包括多数个子上电极,且每一该些子上电极的部分区域是分别与对应的该些画素电极其中之一电性连接。 |
地址 |
中国台湾 |