发明名称 半导体集成电路器件
摘要 本发明提供了设置有实现加速的接口电路的半导体集成电路器件。第一输入电路向其中输入数据选通信号,并且第二输入电路向其中输入与该数据选通信号的变化时刻同步形成的数据。第二延迟时间确定电路响应于经由所述第一输入电路输入的数据选通信号来确定相对于预定确定区域中的内部时钟的到达延迟时间。使利用该数据选通信号进行采样并且通过第二输入电路输入的数据与内部时钟同步。设置第一延迟时间确定电路,其根据经由相等地设置为第一输出电路以及第一和第二输入电路的信号延迟时间的虚拟输入/输出电路发送的测试时钟来确定每个信号延迟时间。确定区域根据第一延迟时间确定电路的确定结果而随时间改变。
申请公布号 CN1933015A 申请公布日期 2007.03.21
申请号 CN200610151516.1 申请日期 2006.09.12
申请人 株式会社瑞萨科技 发明人 松井重纯
分类号 G11C7/10(2006.01) 主分类号 G11C7/10(2006.01)
代理机构 永新专利商标代理有限公司 代理人 王英
主权项 1、一种半导体集成电路器件,包括:接口电路;数据处理器;以及时钟发生器,其中该时钟发生器产生内部时钟和外部时钟,其中该接口电路包括:第一输出电路,其将该外部时钟提供给外部器件;第一输入电路,其输入在该外部器件处对应于该外部时钟形成的数据选通信号;第二输入电路,其输入在该外部器件处与该数据选通信号的变化时刻同步形成的数据;虚拟输入/输出电路,其中将信号延迟时间分别同等地设置到所述第一输出电路以及所述第一和第二输入电路中的任何一个;脉冲控制电路,其将测试时钟提供给所述虚拟输入/输出电路;第一延迟时间确定电路,其响应于通过所述虚拟输入/输出电路发送的所述测试时钟来确定信号延迟时间;第二延迟时间确定电路,其响应于经由所述第一输入电路输入的数据选通信号来确定相对于预定确定区域中的所述内部时钟的到达延迟时间;采样电路,其根据通过将经由所述第一输入电路输入的所述数据选通信号的相位移动90°获得的定时信号来对经由所述第二输入电路输入的数据进行采样;以及同步电路,其根据所述第二延迟时间确定电路的确定结果使所采样的数据与所述内部时钟同步,并且其中所述第二延迟时间确定电路的所述确定区域根据所述第一延迟时间确定电路的确定结果而随时间改变。
地址 日本东京都