发明名称 | 多信道高速收发机电路中的通道对通道时滞减少 | ||
摘要 | 可控制延迟电路被包括在多信道高速串行发射机和/或接收机电路的每一个信道中,以补偿或者至少帮助补偿在各种信道之间的可能时滞(不同的信号传播时间)。在使用CDR电路的系统中,所述延迟电路可以是被一个从所述CDR电路中获得的信号至少部分控制的,以使得由所述延迟电路引起的延迟量至少部分的响应于被所述CDR电路检测到的数据速率的变化。 | ||
申请公布号 | CN1921318A | 申请公布日期 | 2007.02.28 |
申请号 | CN200610115788.6 | 申请日期 | 2006.08.17 |
申请人 | 阿尔特拉公司 | 发明人 | S·Y·舒马拉耶夫 |
分类号 | H04B1/04(2006.01) | 主分类号 | H04B1/04(2006.01) |
代理机构 | 北京纪凯知识产权代理有限公司 | 代理人 | 赵蓉民 |
主权项 | 1.发射机电路,其包括:多个电路通道,每一个通道都发射各自的串行数据信号,并且每一个都包括可控制延迟电路,以给关联电路通道中的信号一个可控制的延迟量,用于补偿在所述多个电路通道中的信号之间的时滞。 | ||
地址 | 美国加利福尼亚 |