发明名称 时隙再生电路
摘要 本发明是时隙再生电路。输入信号顺序写入数据RAM;单片机将再生的时隙顺序写入地址RAM;地址RAM按硬件地址(快速)读出数据(新时隙顺序)做为数据RAM的地址;数据RAM按新时隙顺序读出所有时隙内容组成新的E1数字信号。本发明设计合理,结构紧凑,制作简单,价格低廉,软件设计周期短,应用范围广。本发明如同是电脑机器人与木牛流马,两者完成了相同的电路功能但是成本不一样,时隙再生电路使用的都是市场上常见的74系列电路。可广泛应用于通信领域和数字信号的交叉连接,也可以应用于各种数字信号的处理。本发明符合国家标准《2048kdit/s30路脉码调制复用设备技术要求和测试方法》(GB/T 6879-1995)的各项要求。
申请公布号 CN1295898C 申请公布日期 2007.01.17
申请号 CN200310107031.9 申请日期 2003.11.17
申请人 马克诚 发明人 马克诚
分类号 H04J3/24(2006.01) 主分类号 H04J3/24(2006.01)
代理机构 天津市三利专利商标代理有限公司 代理人 王义为
主权项 1、一种时隙再生电路,其特征是由串入并出移位寄存器(17)和输入数据锁存器(12)相连接构成的输入接口a-d(1)和由输出数据锁存器(18)和并入串出移位寄存器(19)相连接构成的输出接口a-d(2)通过数据存贮器数据总线(13)与数据RAM(3)的一端相连接,数据RAM(3)采用随机存贮器;数据RAM(3)的另一端通过数据存贮器地址总线(14)与地址切换开关a(4)的一端相连接,地址切换开关a(4)采用数据选择器或模拟开关;地址切换开关a(4)的另一端通过单片机数据总线(9)与地址RAM(8)相连接,地址RAM(8)采用随机存贮器;地址RAM(8)通过地址存贮器地址总线(16)与地址切换开关b(7)相连接,地址切换开关b(7)采用数据选择器或模拟开关;地址切换开关b(7)通过单片机地址总线(10)与单片机系统(6)相连接;单片机系统(6)通过单片机数据总线(9)与地址RAM(8)和地址切换开关a(4)相连接;硬件地址发生器(5)通过数据总线(11)与地址切换开关a(4)和地址切换开关b(7)相连接,硬件地址发生器(5)采用计数器或分频器。
地址 300211天津市河西区泰山路6号