发明名称 电源杂讯的分析方法及降低方法
摘要 一种电源杂讯的分析方法及降低方法,应用在集成电路的设计过程中。首先利用电脑辅助设计软件,对集成电路设计的相关资料进行分析,以获得集成电路设计的电源网络模型,然后将电源网络模型定义为由多单元方块互相连结构成,另一方面,分析集成电路设计的相关资料后,可得知电性连接至各个单元方块的元件数量和类型参数,作为电源网络模型单元方块的元件参考资料,再利用电性连接至单元方块的元件所构成的等效电路来估算各单元方块在操作时所引起的电压降,便可知电源网络模型中各个区域所消耗的电压分布情况及电压消耗量,据此在电源网络模型的适当位置配置去耦合电容,以适当补偿集成电路中元件操作时所引起的压降,从而降低集成电路内电源杂讯。
申请公布号 CN1294642C 申请公布日期 2007.01.10
申请号 CN02130472.6 申请日期 2002.08.21
申请人 矽统科技股份有限公司 发明人 田浩伦;陈尚义;吕明园;涂俊安
分类号 H01L21/82(2006.01);H01L27/00(2006.01);G06F17/50(2006.01) 主分类号 H01L21/82(2006.01)
代理机构 中科专利商标代理有限责任公司 代理人 周国城
主权项 1.一种电源杂讯的分析方法,是应用在集成电路设计中,其特征在于,该电源杂讯的分析方法至少包括:提供该集成电路设计的一电源网络模型;依一预定方法定义该电源网络模型为由复数个单元方块组成;根据每一单元方块在该电源网络模型的一位置及一涵盖面积,获得电性连接至每一单元方块的复数个元件的复数个数据,并以这些数据作为每一单元方块的一参考资料;对每一该单元方块的该参考资料执行一筛选处理,以获得参与一交流分析步骤的每一该单元方块的一筛选资料;其中该筛选处理将每一该单元方块中对消耗功率及引起的压降的影响不大的元件剔除,以减少参与该电源网络模型的该交流分析步骤的数据,因而降低进行该交流分析步骤所需的时间和系统资源;以及根据该单元方块的该参考资料,进行该交流分析步骤,以获得该电源网络模型的一交流分析结果。
地址 台湾省新竹科学工业园区