发明名称 适用于欠采样输入的流水线模数转换器
摘要 本发明属于集成电路技术领域,具体为一种适用于欠采样输入的流水线结构模数转换器。它由输入采样保持电路,8级余量增益流水线,1级2位全并行模数转换器,8个子模数转换器,8个子数模转换器,流水线输出时钟同步电路和数字校正电路经电路连接构成;其中采样保持电路采用栅压自举开关技术和电容翻转式采样保持结构。本发明克服了现有模数转换器的输入信号带宽不高的限制,提高了信号输入带宽范围,使模数转换器适用于更大频率范围内的信号转换。
申请公布号 CN1877999A 申请公布日期 2006.12.13
申请号 CN200610028672.9 申请日期 2006.07.06
申请人 复旦大学 发明人 许俊;尹文婧;姜杰;叶凡;李联
分类号 H03M1/34(2006.01);H03M1/36(2006.01) 主分类号 H03M1/34(2006.01)
代理机构 上海正旦专利代理有限公司 代理人 陆飞;盛志范
主权项 1.一种适用于欠采样输入的流水线模数转换器,其特征在于由输入采样保持电路,8级余量增益流水线,1级2位全并行模数转换器,8个子模数转换器,8个子数模转换器,流水线输出时钟同步电路和数字校正电路经电路连接构成;其中,采用保持电路(10)依次与余量增益电路(1)-余量增益电路(8)连接,最后与2位全并行模数转换器(13)连接;8个子数模转换器和8个子模数转换器分别依次与8级余量增益电路(1)-余量增益电路(8)连接,且各子模数转换器还分别与余量增益电路(1)-余量增益电路(8)的输入端连接;8个子模数转换器均有两个阈值电压,得到2位数字输出;8个子模数转换器共产生16位需校正的数据,然后经同步数据线(21)与最后一级全并行模数转换器(13)的2位输出一起经过时钟同步电路(19)后得到同步数据,进入数字校正电路(20),对这(18)位数据再进行数字校正,得到最后的10位量化输出。
地址 200433上海市邯郸路220号