发明名称 包括用于测量连接其构件块的通信总线的利用率的测量单元的集成电路
摘要 本发明提供了一种包括数据处理系统的集成电路,当把诸如主处理器和协处理器这样的单独的构件块集成到该数据处理系统中后,该数据处理系统符合要求地运行。这是通过测量单独的构件块之间建立的通信结构的利用率获得的。测量单元通过观察处理单元和通信资源之间的连接或者通信资源之内的连接上的通信业务量来测量通信负载的特性。该测量单元对所观察到的特性执行统计操作并产生测量结果。所述测量结果能够由测量软件取回,并且能够被用于例如通过调试或者通过自适应控制来修改该数据处理系统。
申请公布号 CN1875350A 申请公布日期 2006.12.06
申请号 CN200480031621.0 申请日期 2004.10.20
申请人 皇家飞利浦电子股份有限公司 发明人 亚伯拉罕·K·里门斯;约瑟夫斯·T·J·范埃及恩德霍恩
分类号 G06F11/34(2006.01) 主分类号 G06F11/34(2006.01)
代理机构 永新专利商标代理有限公司 代理人 王英
主权项 1、一种包括数据处理系统(102)的集成电路(100),所述数据处理系统(102)包括多个处理单元(104、106、108)和由所述处理单元(104、106、108)中的至少两个共享的资源(110),其特征在于至少一个测量单元(300、302、304),所述测量单元(300、302、304)用于测量在一段时间间隔上由所述处理单元(104、106、108)施加在所述资源(110)上的通信负载的特性,所述测量单元(300、302、304)也用于对所述通信负载的特性执行统计操作,其中所述统计操作提供测量结果。
地址 荷兰艾恩德霍芬