发明名称 一种π/4DQPSK解调器及其解调方法
摘要 本发明提供一种Pi/4DQPSK解调器及其解调方法,其通过将软件无线电技术引入基于限幅器加鉴相器结构的解调器中,使得解调器的角度分辨率不再受到采样频率大小的限制,同时,接收匹配滤波器采用了根升余弦滤波器,从而降低了码间干扰,使得基于硬限幅器结构的解调器对发送端根升余弦滤波器滚降因子敏感的问题得以解决。由于本发明解调器的结构综合了限幅器加鉴相器结构和软件无线电结构,所以,它还具有结构简单,无需AGC,A/D转换器,对信号幅度变化不太敏感的优点。这种结构不但可应用于PHS系统和PCS系统,而且可应用于基于PSK调制技术的无线通信系统的信号解调,如卫星通信系统。
申请公布号 CN1286329C 申请公布日期 2006.11.22
申请号 CN03153647.6 申请日期 2003.08.19
申请人 中兴通讯股份有限公司 发明人 孙长印;王文杰;王衍文
分类号 H04Q7/20(2006.01);H04L27/22(2006.01) 主分类号 H04Q7/20(2006.01)
代理机构 北京律诚同业知识产权代理有限公司 代理人 祁建国;梁挥
主权项 1.一种π/4DQPSK解调器,应用于移动通讯系统中,其特征在于,采用限幅器加鉴相器结构与软件无线电结构混合形式,包括如下几个部分:(1)硬限幅器,用于输出时间连续的逻辑信号和信号强度指示信号RSSI;(2)采样/下变频模块,用于对硬限幅器输出的逻辑信号的频谱进行采样,并将其基频分量进行变换;(3)乘法器模块,用于将采样信号与本地产生的正弦信号和余弦信号相乘,实现本振的采样;(4)抽取/滤波器模块,用于对乘法器模块输出作降采样处理;(5)根升余弦匹配滤波器,用于接收滤波器和发送端的滤波器合成为升余弦滤波器,在最佳的采样时刻,消除码间干扰;(6)差分解调/同步模块,用于进行最佳采样时刻估计及频偏估计和补偿;(7)正余弦表及时钟模块,正余弦表用于为所述乘法器提供正交的正余弦信号,时钟模块为所述解调器的其余模块提供必需的时钟。
地址 518057广东省深圳市南山区高新技术产业园科技南路中兴通讯大厦A座6层