发明名称 |
存储器件的结构及其制造方法 |
摘要 |
一种存储器件的结构及其制造方法,此结构包括一基底;复数条埋入式位线,配置在基底中;复数条字线,配置在部分基底上;一栅氧化层,配置在基底与字线之间;一顶盖层,配置在字线的顶部;一间隙壁,配置在字线的侧壁;复数个沟渠式导线,分别配置在埋入式位线上方的顶盖层上;一介电层,配置在两相邻的字线之间,以及两相邻的沟渠式导线之间;以及复数个自行对准接触窗,每一自行对准接触窗配置在每一沟渠式导线底下的其中二相邻的字线之间,用以使沟渠式导线与埋入式位线彼此电性连接。 |
申请公布号 |
CN1286178C |
申请公布日期 |
2006.11.22 |
申请号 |
CN02142260.5 |
申请日期 |
2002.08.28 |
申请人 |
旺宏电子股份有限公司 |
发明人 |
黄文信;张国华 |
分类号 |
H01L27/105(2006.01);H01L21/8239(2006.01) |
主分类号 |
H01L27/105(2006.01) |
代理机构 |
北京集佳知识产权代理有限公司 |
代理人 |
王学强 |
主权项 |
1、一种存储器件的结构,该存储器件由数个呈数组排列的存储单元所构成,其特征在于:该结构包括:一基底;数条埋入式位线,配置在该基底中;数条字线,以垂直于上述埋入式位线的方向配置在部分该基底上;一栅氧化层,配置在该基底与上述字线之间;一顶盖层,配置在上述字线的顶部;一间隙壁,配置在上述字线的侧壁;数个沟渠式导线,分别配置在对应于上述埋入式位线上方的该顶盖层上;一介电层,配置在两相邻的上述字线之间,以及两相邻的上述沟渠式导线之间;数个自行对准接触窗,每一上述自行对准接触窗配置在每一上述沟渠式导线底下的其中二相邻的上述字线之间,使每一上述沟渠式导线与每一上述埋入式位线彼此电性连接。 |
地址 |
台湾省新竹科学工业园区力行路16号 |