发明名称 |
用于降低功率的按需驱动时钟调节的处理器 |
摘要 |
一种诸如标量处理器或者超标量处理器的同步集成电路。电路部件或者单元由公共系统时钟提供时钟并被同步到公共系统时钟。至少两个时钟驱动的单元包括多个寄存器级,例如,流水线级。每个时钟驱动的单元内的本地时钟发生器将公共系统时钟与来自一个或者多个其它单元的迟延状态组合,以上下调节寄存器的时钟频率。 |
申请公布号 |
CN1864130A |
申请公布日期 |
2006.11.15 |
申请号 |
CN03826964.3 |
申请日期 |
2003.08.26 |
申请人 |
国际商业机器公司 |
发明人 |
普拉迪普·伯斯;丹尼尔·M.·西特朗;皮特·W.·库克;菲利普·G.·埃马;汉斯·M.·雅克布森;普拉布哈卡尔·N.·库德瓦;斯坦利·E.·舒斯特;尤德·A.·里弗斯;维克多·V.·祖班 |
分类号 |
G06F9/38(2006.01) |
主分类号 |
G06F9/38(2006.01) |
代理机构 |
中国国际贸易促进委员会专利商标事务所 |
代理人 |
康建忠 |
主权项 |
1、一种同步集成电路,包括:公共系统时钟;以及多个时钟驱动的单元,与所示公共系统时钟同步,至少两个所述时钟驱动的单元分别包括:多个寄存器级;以及本地时钟发生器,接收所述公共系统时钟和迟延状态,而且响应所述迟延状态,调节所述多个寄存器的时钟频率。 |
地址 |
美国纽约 |