发明名称 多工喷印系统电路及其控制电路
摘要 一种多工喷印系统电路及其控制电路,用以驱动多个喷孔。于此,利用讯号产生单元根据第一时脉讯号和资料而产生一致能讯号,再透过计数器根据致能讯号而进行计数,据以产生多个时序计数讯号,并将此些时序计数讯号分别提供给N个解码器,以进行解码而产生N组启动讯号,此外再藉由移位暂存器根据致能讯号和第二时脉讯号(或是根据第一时脉讯号和第三时脉讯号)而位移资料,据以产生i个位址讯号,其中i系为正整数而N为大于等于2之正整数。如此一来,每一加热器电路即可透过一位址讯号和各组启动讯号中之一启动讯号的控制而驱动,进而驱动相对应之喷孔。
申请公布号 TWI265093 申请公布日期 2006.11.01
申请号 TW094147336 申请日期 2005.12.29
申请人 财团法人工业技术研究院 发明人 刘健群;毛庆宜;陈俊融
分类号 B41J2/11(2006.01) 主分类号 B41J2/11(2006.01)
代理机构 代理人 许世正 台北市信义区忠孝东路5段410号4楼
主权项 1.一种多工喷印系统之控制电路,用以驱动至少一加热器电路,包括有:一讯号产生单元,用以根据一第一时脉讯号和一资料而产生一致能讯号;一移位暂存器,电连至该讯号产生单元,以根据该致能讯号和一第二时脉讯号而位移该资料,据以产生i个位址讯号,其中i系为正整数;一计数器,电连至该讯号产生单元,以根据该致能讯号而进行计数,据以产生复数个时序计数讯号;以及N个解码器,电连至该计数器,以分别接收该些时序计数讯号中之一部分,其中每一该解码器用以将接收到之该些时序计数讯号解码据以产生复数个启动讯号,其中N系为大于等于2之正整数;其中,透过该些位址讯号和N组该些启动讯号而达到该加热器电路的驱动控制。2.如申请专利范围第1项所述之多工喷印系统之控制电路,其中该讯号产生单元,包括有:一第一D型正反器,该第一D型正反器的反向输出端回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的反向输出端回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;以及一及闸逻辑开关,用以根据该资料和该或闸逻辑开关的输出而输出该致能讯号。3.如申请专利范围第1项所述之多工喷印系统之控制电路,其中该讯号产生单元,包括有:复数个反向器;一第一D型正反器,该第一D型正反器的输出端经由该些反向器中之一而回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的输出端经由该些反向器中之另一而回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;以及一及闸逻辑开关,用以根据该资料和该或闸逻辑开关的输出而输出该致能讯号。4.如申请专利范围第1项所述之多工喷印系统之控制电路,其中该讯号产生单元,包括有:一第一D型正反器,该第一D型正反器的反向输出端回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的反向输出端回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;一第三D型正反器,该第三D型正反器的输入端用以接收该资料;以及一及闸逻辑开关,该及闸逻辑开关的输入端电连至该或闸逻辑开关的输出端和该第三D型正反器的输出端,以根据该或闸逻辑开关的输出和该第三D型正反器的输出而输出该致能讯号。5.如申请专利范围第1项所述之多工喷印系统之控制电路,其中该讯号产生单元,包括有:复数个反向器;一第一D型正反器,该第一D型正反器的输出端经由该些反向器中之一而回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的输出端经由该些反向器中之另一而回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;一第三D型正反器,该第三D型正反器的输入端用以接收该资料;以及一及闸逻辑开关,该及闸逻辑开关的输入端电连至该或闸逻辑开关的输出端和该第三D型正反器的输出端,以根据该或闸逻辑开关的输出和该第三D型正反器的输出而输出该致能讯号。6.如申请专利范围第1项所述之多工喷印系统之控制电路,其中该移位暂存器,包括有:i个移位子电路,每一该移位子电路,包括有:一第四D型正反器,该第四D型正反器的触发端接收该第二时脉讯号;以及一第五D型正反器,该第五D型正反器的输入端电连至该第四D型正反器的输出端,该第五D型正反器的触发端用以接收该致能讯号,藉以根据该第四D型正反器的输出和该致能讯号输出该位址讯号;其中,在第一该移位子电路中,该第四D型正反器的输入端用以接收该资料;以及在第二该移位子电路到第i-1该移位子电路中,该第四D型正反器的输出端电连至下一该移位子电路之该第四D型正反器的输入端。7.如申请专利范围第1项所述之多工喷印系统之控制电路,其中该计数器,包括有:复数个计数子电路,每一该计数子电路,包括有:一第六D型正反器,该第六D型正反器的反向输出端回授至该第六D型正反器的输入端;其中,在第一该计数子电路中,该第六D型正反器的触发端用以接收该致能讯号,据以输出该时序计数讯号;以及其中,在第二该计数子电路至最后一级该计数子电路中,每一该计数子电路更包括有:一及闸逻辑开关,该及闸逻辑开关的输出端电连至该该第六D型正反器的触发端;以及该第六D型正反器用以根据该及闸逻辑开关的输出和该第六D型正反器的输入而输出该时序计数讯号;其中,在第二该计数子电路中,该及闸逻辑开关的输入端电连至该讯号产生单元以接收该致能讯号,和电连至第一该计数子电路之该第六D型正反器的输出端以接收该时序计数讯号;其中,在第三该计数子电路中,该及闸逻辑开关输入端电连至该讯号产生单元以接收该致能讯号,和电连至第二该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端以接收该时序计数讯号和该及闸逻辑开关的输出;以及其中,在第四该计数子电路至最后一级该计数子电路中,每一该及闸逻辑开关输入端电连至前一级该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端,以接收该时序计数讯号和该及闸逻辑开关的输出,其中,奇数级该移位子电路之每一该及闸逻辑开关输入端更电连至前一奇数级该计数子电路之该及闸逻辑开关的输出端,以该及闸逻辑开关的输出。8.如申请专利范围第1项所述之多工喷印系统之控制电路,其中该计数器,包括有:复数个计数子电路,每一该计数子电路,包括有:一反向器;一第六D型正反器,该第六D型正反器的输出端经由该反向器而回授至该第六D型正反器的输入端;其中,在第一该计数子电路中,该第六D型正反器的触发端用以接收该致能讯号,据以输出该时序计数讯号;以及其中,在第二该计数子电路至最后一级该计数子电路中,每一该计数子电路更包括有:一及闸逻辑开关,该及闸逻辑开关的输出端电连至该该第六D型正反器的触发端;以及该第六D型正反器用以根据该及闸逻辑开关的输出和该第六D型正反器的输入而输出该时序计数讯号;其中,在第二该计数子电路中,该及闸逻辑开关的输入端电连至该讯号产生单元以接收该致能讯号,和电连至第一该计数子电路之该第六D型正反器的输出端以接收该时序计数讯号;其中,在第三该计数子电路中,该及闸逻辑开关输入端电连至该讯号产生单元以接收该致能讯号,和电连至第二该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端以接收该时序计数讯号和该及闸逻辑开关的输出;以及其中,在第四该计数子电路至最后一级该计数子电路中,每一该及闸逻辑开关输入端电连至前一级该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端,以接收该时序计数讯号和该及闸逻辑开关的输出,其中,奇数级该移位子电路之每一该及闸逻辑开关输入端更电连至前一奇数级该计数子电路之该及闸逻辑开关的输出端,以该及闸逻辑开关的输出。9.如申请专利范围第1项所述之多工喷印系统之控制电路,更包括:至少一及闸逻辑开关,电连至该移位暂存器和该些解码器,每一该及闸逻辑开关用以将该些位址讯号中之一和各组该些启动讯号中之一进行逻辑运算,据以产生一驱动讯号,藉以驱动相对应之该加热器电路。10.如申请专利范围第9项所述之多工喷印系统之控制电路,其中该些及闸逻辑开关之数目系为该些位址讯号之数目和各组该些启动讯号之数目的乘积。11.一种多工喷印系统之控制电路,用以驱动至少一加热器电路,包括有:一讯号产生单元,用以根据一第一时脉讯号和一资料而产生一致能讯号;一移位暂存器,用以根据该第一时脉讯号和一第三时脉讯号而位移该资料,据以产生i个位址讯号,其中i系为正整数;一计数器,电连至该讯号产生单元,以根据该致能讯号而进行计数,据以产生复数个时序计数讯号;以及N个解码器,电连至该计数器,以分别接收该些时序计数讯号中之一部分,其中每一该解码器用以将接收到之该些时序计数讯号解码据以产生复数个启动讯号,其中N系为大于等于2之正整数;其中,透过该些位址讯号和N组该些启动讯号而达到该加热器电路的驱动控制。12.如申请专利范围第11项所述之多工喷印系统之控制电路,其中该讯号产生单元,包括有:一第一D型正反器,该第一D型正反器的反向输出端回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的反向输出端回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;以及一及闸逻辑开关,用以根据该资料和该或闸逻辑开关的输出而输出该致能讯号。13.如申请专利范围第11项所述之多工喷印系统之控制电路,其中该讯号产生单元,包括有:复数个反向器;一第一D型正反器,该第一D型正反器的输出端经由该些反向器中之一而回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的输出端经由该些反向器中之另一而回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;以及一及闸逻辑开关,用以根据该资料和该或闸逻辑开关的输出而输出该致能讯号。14.如申请专利范围第11项所述之多工喷印系统之控制电路,其中该讯号产生单元,包括有:一第一D型正反器,该第一D型正反器的反向输出端回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的反向输出端回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;一第三D型正反器,该第三D型正反器的输入端用以接收该资料;以及一及闸逻辑开关,该及闸逻辑开关的输入端电连至该或闸逻辑开关的输出端和该第三D型正反器的输出端,以根据该或闸逻辑开关的输出和该第三D型正反器的输出而输出该致能讯号。15.如申请专利范围第11项所述之多工喷印系统之控制电路,其中该讯号产生单元,包括有:复数个反向器;一第一D型正反器,该第一D型正反器的输出端经由该些反向器中之一而回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的输出端经由该些反向器中之另一而回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;一第三D型正反器,该第三D型正反器的输入端用以接收该资料;以及一及闸逻辑开关,该及闸逻辑开关的输入端电连至该或闸逻辑开关的输出端和该第三D型正反器的输出端,以根据该或闸逻辑开关的输出和该第三D型正反器的输出而输出该致能讯号。16.如申请专利范围第11项所述之多工喷印系统之控制电路,其中该移位暂存器,包括有:i个移位子电路,每一该移位子电路,包括有:一第四D型正反器,该第四D型正反器的触发端接收该第三时脉讯号;以及一第五D型正反器,该第五D型正反器的输入端电连至该第四D型正反器的输出端,该第五D型正反器的触发端用以接收该第一时脉讯号,藉以根据该第四D型正反器的输出和该第一时脉讯号输出该位址讯号;其中,在第一该移位子电路和第二该移位子电路中,该第四D型正反器的输入端用以接收该资料;以及在第三该移位子电路到第i-1该移位子电路中,奇数级该移位子电路之该第四D型正反器的输出端电连至下一奇数级该移位子电路之该第四D型正反器的输入端,且偶数级该移位子电路之该第四D型正反器的输出端电连至下一偶数级该移位子电路之该第四D型正反器的输入端。17.如申请专利范围第11项所述之多工喷印系统之控制电路,其中该计数器,包括有:复数个计数子电路,每一该计数子电路,包括有:一第六D型正反器,该第六D型正反器的反向输出端回授至该第六D型正反器的输入端;其中,在第一该计数子电路中,该第六D型正反器的触发端用以接收该致能讯号,据以输出该时序计数讯号;以及其中,在第二该计数子电路至最后一级该计数子电路中,每一该计数子电路更包括有;一及闸逻辑开关,该及闸逻辑开关的输出端电连至该该第六D型正反器的触发端;以及该第六D型正反器用以根据该及闸逻辑开关的输出和该第六D型正反器的输入而输出该时序计数讯号;其中,在第二该计数子电路中,该及闸逻辑开关的输入端电连至该讯号产生单元以接收该致能讯号,和电连至第一该计数子电路之该第六D型正反器的输出端以接收该时序计数讯号;其中,在第三该计数子电路中,该及闸逻辑开关输入端电连至该讯号产生单元以接收该致能讯号,和电连至第二该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端以接收该时序计数讯号和该及闸逻辑开关的输出;以及其中,在第四该计数子电路至最后一级该计数子电路中,每一该及闸逻辑开关输入端电连至前一级该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端,以接收该时序计数讯号和该及闸逻辑开关的输出,其中,奇数级该移位子电路之每一该及闸逻辑开关输入端更电连至前一奇数级该计数子电路之该及闸逻辑开关的输出端,以该及闸逻辑开关的输出。18.如申请专利范围第11项所述之多工喷印系统之控制电路,其中该计数器,包括有:复数个计数子电路,每一该计数子电路,包括有:一反向器;一第六D型正反器,该第六D型正反器的输出端经由该反向器而回授至该第六D型正反器的输入端;其中,在第一该计数子电路中,该第六D型正反器的触发端用以接收该致能讯号,据以输出该时序计数讯号;以及其中,在第二该计数子电路至最后一级该计数子电路中,每一该计数子电路更包括有:一及闸逻辑开关,该及闸逻辑开关的输出端电连至该该第六D型正反器的触发端;以及该第六D型正反器用以根据该及闸逻辑开关的输出和该第六D型正反器的输入而输出该时序计数讯号;其中,在第二该计数子电路中,该及闸逻辑开关的输入端电连至该讯号产生单元以接收该致能讯号,和电连至第一该计数子电路之该第六D型正反器的输出端以接收该时序计数讯号;其中,在第三该计数子电路中,该及闸逻辑开关输入端电连至该讯号产生单元以接收该致能讯号,和电连至第二该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端以接收该时序计数讯号和该及闸逻辑开关的输出;以及其中,在第四该计数子电路至最后一级该计数子电路中,每一该及闸逻辑开关输入端电连至前一级该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端,以接收该时序计数讯号和该及闸逻辑开关的输出,其中,奇数级该移位子电路之每一该及闸逻辑开关输入端更电连至前一奇数级该计数子电路之该及闸逻辑开关的输出端,以该及闸逻辑开关的输出。19.如申请专利范围第11项所述之多工喷印系统之控制电路,更包括:复数个及闸逻辑开关,电连至该移位暂存器和该些解码器,每一该及闸逻辑开关用以将该些位址讯号中之一和各组该些启动讯号中之一进行逻辑运算,据以产生一驱动讯号,藉以驱动相对应之该加热器电路。20.如申请专利范围第11项所述之多工喷印系统之控制电路,其中该些及闸逻辑开关之数目系为该些位址讯号之数目和各组该些启动讯号之数目的乘积。21.如申请专利范围第11项所述之多工喷印系统之控制电路,其中该第三时脉讯号系为该第一时脉讯号的一半。22.一种多工喷印系统电路,用以驱动复数个喷孔,包括有:一控制电路,包括有:一讯号产生单元,用以根据一第一时脉讯号和一资料而产生一致能讯号;一移位暂存器,电连至该讯号产生单元,以根据该致能讯号和一第二时脉讯号而位移该资料,据以产生i个位址讯号,其中i系为正整数;一计数器,电连至该讯号产生单元,以根据该致能讯号而进行计数,据以产生复数个时序计数讯号;以及N个解码器,电连至该计数器,以分别接收该些时序计数讯号中之一部分,其中每一该解码器用以将接收到之该些时序计数讯号解码据以产生复数个启动讯号,其中N系为大于等于2之正整数;以及一喷墨模组,包括有:至少一加热器电路,对应于该些喷孔,其中每一该加热器电路包括有:一及闸逻辑开关,电连至该移位暂存器和该些解码器,用以将该些位址讯号中之一和各组该些启动讯号中之一进行逻辑运算,据以产生一驱动讯号;一电晶体开关,该电晶体开关的闸极电连至该及闸逻辑开关的输出端,以根据该驱动讯号而导通;以及一电阻元件,该电阻元件的一端电连至该电晶体开关的汲极,且另一端用以接收一适当的电压或电流,以于该电晶体开关导通时而产生热量,藉以驱动对应之该喷孔。23.如申请专利范围第22项所述之多工喷印系统电路,其中该讯号产生单元,包括有:一第一D型正反器,该第一D型正反器的反向输出端回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的反向输出端回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;以及一及闸逻辑开关,用以根据该资料和该或闸逻辑开关的输出而输出该致能讯号。24.如申请专利范围第22项所述之多工喷印系统电路,其中该讯号产生单元,包括有:复数个反向器;一第一D型正反器,该第一D型正反器的输出端经由该些反向器中之一而回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的输出端经由该些反向器中之另一而回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;以及一及闸逻辑开关,用以根据该资料和该或闸逻辑开关的输出而输出该致能讯号。25.如申请专利范围第22项所述之多工喷印系统电路,其中该讯号产生单元,包括有:一第一D型正反器,该第一D型正反器的反向输出端回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的反向输出端回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;一第三D型正反器,该第三D型正反器的输入端用以接收该资料;以及一及闸逻辑开关,该及闸逻辑开关的输入端电连至该或闸逻辑开关的输出端和该第三D型正反器的输出端,以根据该或闸逻辑开关的输出和该第三D型正反器的输出而输出该致能讯号。26.如申请专利范围第22项所述之多工喷印系统电路,其中该讯号产生单元,包括有:复数个反向器;一第一D型正反器,该第一D型正反器的输出端经由该些反向器中之一而回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的输出端经由该些反向器中之另一而回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;一第三D型正反器,该第三D型正反器的输入端用以接收该资料;以及一及闸逻辑开关,该及闸逻辑开关的输入端电连至该或闸逻辑开关的输出端和该第三D型正反器的输出端,以根据该或闸逻辑开关的输出和该第三D型正反器的输出而输出该致能讯号。27.如申请专利范围第22项所述之多工喷印系统电路,其中该移位暂存器,包括有:i个移位子电路,每一该移位子电路,包括有:一第四D型正反器,该第四D型正反器的触发端接收该第二时脉讯号;以及一第五D型正反器,该第五D型正反器的输入端电连至该第四D型正反器的输出端,该第五D型正反器的触发端用以接收该致能讯号,藉以根据该第四D型正反器的输出和该致能讯号输出该位址讯号;其中,在第一该移位子电路中,该第四D型正反器的输入端用以接收该资料;以及在第二该移位子电路到第i-1该移位子电路中,该第四D型正反器的输出端电连至下一该移位子电路之该第四D型正反器的输入端。28.如申请专利范围第22项所述之多工喷印系统电路,其中该计数器,包括有:复数个计数子电路,每一该计数子电路,包括有:一第六D型正反器,该第六D型正反器的反向输出端回授至该第六D型正反器的输入端;其中,在第一该计数子电路中,该第六D型正反器的触发端用以接收该致能讯号,据以输出该时序计数讯号;以及其中,在第二该计数子电路至最后一级该计数子电路中,每一该计数子电路更包括有;一及闸逻辑开关,该及闸逻辑开关的输出端电连至该该第六D型正反器的触发端;以及该第六D型正反器用以根据该及闸逻辑开关的输出和该第六D型正反器的输入而输出该时序计数讯号;其中,在第二该计数子电路中,该及闸逻辑开关的输入端电连至该讯号产生单元以接收该致能讯号,和电连至第一该计数子电路之该第六D型正反器的输出端以接收该时序计数讯号;其中,在第三该计数子电路中,该及闸逻辑开关输入端电连至该讯号产生单元以接收该致能讯号,和电连至第二该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端以接收该时序计数讯号和该及闸逻辑开关的输出;以及其中,在第四该计数子电路至最后一级该计数子电路中,每一该及闸逻辑开关输入端电连至前一级该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端,以接收该时序计数讯号和该及闸逻辑开关的输出,其中,奇数级该移位子电路之每一该及闸逻辑开关输入端更电连至前一奇数级该计数子电路之该及闸逻辑开关的输出端,以该及闸逻辑开关的输出。29.如申请专利范围第22项所述之多工喷印系统电路,其中该计数器,包括有:复数个计数子电路,每一该计数子电路,包括有:一反向器;一第六D型正反器,该第六D型正反器的输出端经由该反向器而回授至该第六D型正反器的输入端;其中,在第一该计数子电路中,该第六D型正反器的触发端用以接收该致能讯号,据以输出该时序计数讯号;以及其中,在第二该计数子电路至最后一级该计数子电路中,每一该计数子电路更包括有:一及闸逻辑开关,该及闸逻辑开关的输出端电连至该该第六D型正反器的触发端;以及该第六D型正反器用以根据该及闸逻辑开关的输出和该第六D型正反器的输入而输出该时序计数讯号;其中,在第二该计数子电路中,该及闸逻辑开关的输入端电连至该讯号产生单元以接收该致能讯号,和电连至第一该计数子电路之该第六D型正反器的输出端以接收该时序计数讯号;其中,在第三该计数子电路中,该及闸逻辑开关输入端电连至该讯号产生单元以接收该致能讯号,和电连至第二该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端以接收该时序计数讯号和该及闸逻辑开关的输出;以及其中,在第四该计数子电路至最后一级该计数子电路中,每一该及闸逻辑开关输入端电连至前一级该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端,以接收该时序计数讯号和该及闸逻辑开关的输出,其中,奇数级该移位子电路之每一该及闸逻辑开关输入端更电连至前一奇数级该计数子电路之该及闸逻辑开关的输出端,以该及闸逻辑开关的输出。30.如申请专利范围第22项所述之多工喷印系统电路,其中该电晶体开关系为一非对称金氧半场效电晶体。31.如申请专利范围第22项所述之多工喷印系统电路,其中该电晶体开关系为一场效电晶体,且该场效电晶体具有大通道宽长比。32.一种多工喷印系统电路,用以驱动复数个喷孔,包括有:一控制电路,包括有:一讯号产生单元,用以根据一第一时脉讯号和一资料而产生一致能讯号;一移位暂存器,用以根据该第一时脉讯号和一第三时脉讯号而位移该资料,据以产生i个位址讯号,其中i系为正整数;一计数器,电连至该讯号产生单元,以根据该致能讯号而进行计数,据以产生复数个时序计数讯号;以及N个解码器,电连至该计数器,以分别接收该些时序计数讯号中之一部分,其中每一该解码器用以将接收到之该些时序计数讯号解码据以产生复数个启动讯号,其中N系为大于等于2之正整数;以及一喷墨模组,包括有:至少一加热器电路,对应于该些喷孔,其中每一该加热器电路包括有:一及闸逻辑开关,电连至该移位暂存器和该些解码器,用以将该些位址讯号中之一和各组该些启动讯号中之一进行逻辑运算,据以产生一驱动讯号;一电晶体开关,该电晶体开关的闸极电连至该及闸逻辑开关的输出端,以根据该驱动讯号而导通;以及一电阻元件,该电阻元件的一端电连至该电晶体开关的汲极,且另一端用以接收一适当的电压或电流,以于该电晶体开关导通时而产生热量,藉以驱动对应之该喷孔。33.如申请专利范围第32项所述之多工喷印系统电路,其中该讯号产生单元,包括有:一第一D型正反器,该第一D型正反器的反向输出端回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的反向输出端回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;以及一及闸逻辑开关,用以根据该资料和该或闸逻辑开关的输出而输出该致能讯号。34.如申请专利范围第32项所述之多工喷印系统电路,其中该讯号产生单元,包括有:复数个反向器;一第一D型正反器,该第一D型正反器的输出端经由该些反向器中之一而回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的输出端经由该些反向器中之另一而回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;以及一及闸逻辑开关,用以根据该资料和该或闸逻辑开关的输出而输出该致能讯号。35.如申请专利范围第32项所述之多工喷印系统电路,其中该讯号产生单元,包括有:一第一D型正反器,该第一D型正反器的反向输出端回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的反向输出端回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;一第三D型正反器,该第三D型正反器的输入端用以接收该资料;以及一及闸逻辑开关,该及闸逻辑开关的输入端电连至该或闸逻辑开关的输出端和该第三D型正反器的输出端,以根据该或闸逻辑开关的输出和该第三D型正反器的输出而输出该致能讯号。36.如申请专利范围第32项所述之多工喷印系统电路,其中该讯号产生单元,包括有:复数个反向器;一第一D型正反器,该第一D型正反器的输出端经由该些反向器中之一而回授至该第一D型正反器的输入端,且该第一D型正反器的触发端接收该第一时脉讯号;一第二D型正反器,与该第一D型正反器并接,该第二D型正反器的输出端经由该些反向器中之另一而回授至该第二D型正反器的输入端,且该第二D型正反器的触发端接收该第一时脉讯号;一或闸逻辑开关,该或闸逻辑开关的输入端电连至该第一D型正反器的输出端和该第二D型正反器的输出端;一第三D型正反器,该第三D型正反器的输入端用以接收该资料;以及一及闸逻辑开关,该及闸逻辑开关的输入端电连至该或闸逻辑开关的输出端和该第三D型正反器的输出端,以根据该或闸逻辑开关的输出和该第三D型正反器的输出而输出该致能讯号。37.如申请专利范围第32项所述之多工喷印系统电路,其中该移位暂存器,包括有:i个移位子电路,每一该移位子电路,包括有:一第四D型正反器,该第四D型正反器的触发端接收该第三时脉讯号;以及一第五D型正反器,该第五D型正反器的输入端电连至该第四D型正反器的输出端,该第五D型正反器的触发端用以接收该第一时脉讯号,藉以根据该第四D型正反器的输出和该第一时脉讯号输出该位址讯号;其中,在第一该移位子电路和第二该移位子电路中,该第四D型正反器的输入端用以接收该资料;以及在第三该移位子电路到第i-1该移位子电路中,奇数级该移位子电路之该第四D型正反器的输出端电连至下一奇数级该移位子电路之该第四D型正反器的输入端,且偶数级该移位子电路之该第四D型正反器的输出端电连至下一偶数级该移位子电路之该第四D型正反器的输入端。38.如申请专利范围第32项所述之多工喷印系统电路,其中该计数器,包括有:复数个计数子电路,每一该计数子电路,包括有:一第六D型正反器,该第六D型正反器的反向输出端回授至该第六D型正反器的输入端;其中,在第一该计数子电路中,该第六D型正反器的触发端用以接收该致能讯号,据以输出该时序计数讯号;以及其中,在第二该计数子电路至最后一级该计数子电路中,每一该计数子电路更包括有:一及闸逻辑开关,该及闸逻辑开关的输出端电连至该该第六D型正反器的触发端;以及该第六D型正反器用以根据该及闸逻辑开关的输出和该第六D型正反器的输入而输出该时序计数讯号;其中,在第二该计数子电路中,该及闸逻辑开关的输入端电连至该讯号产生单元以接收该致能讯号,和电连至第一该计数子电路之该第六D型正反器的输出端以接收该时序计数讯号;其中,在第三该计数子电路中,该及闸逻辑开关输入端电连至该讯号产生单元以接收该致能讯号,和电连至第二该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端以接收该时序计数讯号和该及闸逻辑开关的输出;以及其中,在第四该计数子电路至最后一级该计数子电路中,每一该及闸逻辑开关输入端电连至前一级该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端,以接收该时序计数讯号和该及闸逻辑开关的输出,其中,奇数级该移位子电路之每一该及闸逻辑开关输入端更电连至前一奇数级该计数子电路之该及闸逻辑开关的输出端,以该及闸逻辑开关的输出。39.如申请专利范围第32项所述之多工喷印系统电路,其中该计数器,包括有:复数个计数子电路,每一该计数子电路,包括有:一反向器;一第六D型正反器,该第六D型正反器的输出端经由该反向器而回授至该第六D型正反器的输入端;其中,在第一该计数子电路中,该第六D型正反器的触发端用以接收该致能讯号,据以输出该时序计数讯号;以及其中,在第二该计数子电路至最后一级该计数子电路中,每一该计数子电路更包括有:一及闸逻辑开关,该及闸逻辑开关的输出端电连至该该第六D型正反器的触发端;以及该第六D型正反器用以根据该及闸逻辑开关的输出和该第六D型正反器的输入而输出该时序计数讯号;其中,在第二该计数子电路中,该及闸逻辑开关的输入端电连至该讯号产生单元以接收该致能讯号,和电连至第一该计数子电路之该第六D型正反器的输出端以接收该时序计数讯号;其中,在第三该计数子电路中,该及闸逻辑开关输入端电连至该讯号产生单元以接收该致能讯号,和电连至第二该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端以接收该时序计数讯号和该及闸逻辑开关的输出;以及其中,在第四该计数子电路至最后一级该计数子电路中,每一该及闸逻辑开关输入端电连至前一级该计数子电路之该第六D型正反器的输出端和该及闸逻辑开关的输出端,以接收该时序计数讯号和该及闸逻辑开关的输出,其中,奇数级该移位子电路之每一该及闸逻辑开关输入端更电连至前一奇数级该计数子电路之该及闸逻辑开关的输出端,以该及闸逻辑开关的输出。40.如申请专利范围第32项所述之多工喷印系统电路,其中该电晶体开关系为一非对称金氧半场效电晶体。41.如申请专利范围第32项所述之多工喷印系统电路,其中该电晶体开关系为一场效电晶体,且该场效电晶体具有大通道宽长比的一高功率元件。图式简单说明:第1图系为习知之加热器电路的示意图;第2图系为习知之加热器电路的示意图;第3图系为习知之加热器电路的示意图;第4图系为根据本发明第一实施例之多工喷印系统电路的示意图;第5A图系为根据本发明之多工喷印系统电路,讯号产生单元之第一实施例的示意图;第5B图系为「第5A图」中之讯号产生单元的时序图;第6图系为根据本发明之多工喷印系统电路,讯号产生单元之第二实施例的示意图;第7A图系为根据本发明之多工喷印系统电路,讯号产生单元之第三实施例的示意图;第7B图系为根据本发明之多工喷印系统电路,讯号产生单元之第四实施例的示意图;第8图系为根据本发明之多工喷印系统电路,移位暂存器之第一实施例的示意图;第9图系为根据本发明之多工喷印系统电路,移位暂存器之第二实施例的示意图;第10A图系为根据本发明之多工喷印系统电路,计数器之第一实施例的示意图;第10B图系为根据本发明之多工喷印系统电路,计数器之第二实施例的示意图;第10C图系为根据本发明之多工喷印系统电路,计数器之第三实施例的示意图;第10D图系为根据本发明之多工喷印系统电路,计数器之第四实施例的示意图;第11A图系为根据本发明之多工喷印系统电路,计数器之第五实施例的示意图;第11B图系为根据本发明之多工喷印系统电路,计数器之第六实施例的示意图;第11C图系为根据本发明之多工喷印系统电路,计数器之第七实施例的示意图;第11D图系为根据本发明之多工喷印系统电路,计数器之第八实施例的示意图;第12图系为根据本发明之多工喷印系统电路,第一解码器之第一实施例的示意图;第13图系为根据本发明之多工喷印系统电路,第二解码器之第一实施例的示意图;第14图系为根据本发明之多工喷印系统电路,喷墨模组之第一实施例的示意图;第15图系为「第14图」之喷墨模组中,加热器电路之一实施例的示意图;第16图系为根据本发明第二实施例之多工喷印系统电路的示意图;第17图系为根据本发明之多工喷印系统电路,移位暂存器之第三实施例的示意图;第18图系为根据本发明之多工喷印系统电路,计数器之第九实施例的示意图;第19图系为根据本发明之多工喷印系统电路,第一解码器之第二实施例的示意图;第20图系为根据本发明之多工喷印系统电路,第二解码器之第二实施例的示意图;第21A、21B图系为根据本发明第二实施例之多工喷印系统电路,各个讯号所测得之时序图;第22图系为根据本发明之多工喷印系统电路,喷墨模组之第二实施例的示意图;第23图系为「第22图」之喷墨模组中,加热器电路之一实施例的示意图;第24图系为根据本发明第三实施例之多工喷印系统电路的示意图;第25A、25B图系为根据本发明之多工喷印系统电路,移位暂存器之第四实施例的示意图;第26A、26B图系为根据本发明之多工喷印系统电路,移位暂存器之第五实施例的示意图;第27A图系为根据本发明第四实施例之多工喷印系统电路的示意图;第27B图系为根据本发明第五实施例之多工喷印系统电路的示意图;第28图系为根据本发明之多工喷印系统电路,计数器之第十实施例的示意图;第29图系为「第27A图」或「第27B图」之多工喷印系统电路中,解码器之一实施例的示意图;第30图系为「第27A图」或「第27B图」之多工喷印系统电路中,组成喷墨模组之加热器电路一实施例的示意图;第31A图系为根据本发明第六实施例之多工喷印系统电路的示意图;第31B图系为根据本发明第七实施例之多工喷印系统电路的示意图;第32A图系为根据本发明之多工喷印系统电路,移位暂存器之第六实施例的示意图;第32B图系为根据本发明之多工喷印系统电路,移位暂存器之第七实施例的示意图;第32C图系为根据本发明之多工喷印系统电路,移位暂存器之第八实施例的示意图;第33图系为根据本发明之多工喷印系统电路,计数器之第十一实施例的示意图;第34图系为根据本发明之多工喷印系统电路,第三解码器之一实施例的示意图;第35图系为根据本发明之多工喷印系统电路,喷墨模组之第三实施例的示意图;以及第36图系为「第35图」之喷墨模组中,加热器电路之一实施例的示意图。
地址 新竹县竹东镇中兴路4段195号