发明名称 高效能存储器及相关方法
摘要 本发明提供一种存储器及相关方法。在本发明存储器的存储单元阵列中,每一行连线上设有一放电模块及一辅助模块。要存取一行连线上的一存储单元时,放电模块会先使该行连线的电平维持于一低电平,而该存储单元就可根据其数据内容来影响该行连线的电平:若数据为一第一数值,则该存储单元会拉高该行连线的电平;反之,则该存储单元不会改变该行连线的电平。当该行连线上的存储单元开始拉高该行连线的电平时,该行连线上的辅助模块亦会启动以加速电平升高,增进存取效能。各行连线上独立运作的放电模块则可避免一般存储器预充电的功率消耗。
申请公布号 CN1851825A 申请公布日期 2006.10.25
申请号 CN200610081730.4 申请日期 2006.05.10
申请人 威盛电子股份有限公司 发明人 郑基廷
分类号 G11C16/20(2006.01);G11C16/06(2006.01) 主分类号 G11C16/20(2006.01)
代理机构 北京市柳沈律师事务所 代理人 蒲迈文;黄小临
主权项 1.一种存储器电路,包含有:至少一存储单元,以矩阵的形式排列,其中每个存储器单元可对应一行连线以及一列连线;至少一放电模块,连结至对应的该行连线上,用以放电欲存取该存储单元所在的该行连线;至少一辅助模块,连接至该放电模块;以及一感测放大器,连结至该辅助模块,用以根据该行连线的供电电平,存取出该存储单元;其中该存储器电路可根据一放电讯号以及一行选择讯号用以选择放电欲存取该存储单元所在对应的该行连线;其中当欲存取的该存储单元被致能时,该存储单元所在的该行连线的供电电平改变,其中当该行连线的供电电平超过一阈值电平时,该辅助模块使得该行连线的供电电平更增加。
地址 中国台湾台北县