发明名称 用于内存的电压箝位电路与电压升高电路、内存、以及在内存中箝位升高电压的方法
摘要 一种用于闪存(100)的电压升高电路(111),该电压升高电路包含:升压电路(110),将闪存的电源电压(Vcc)中的一部份升压到字符线的电压准位,其足以存取该内存的核心单元阵列(102)中的核心单元;以及平衡或箝位电路(112),用于提供非零的调整电压予该升压电路(V<SUB>CL</SUB>),以减少该供应电位部份,其中当的电源电压超过某一数值时,该供应电位可为该升压电路所使用以进行升压。
申请公布号 CN1280827C 申请公布日期 2006.10.18
申请号 CN01804591.X 申请日期 2001.02.05
申请人 飞索股份有限公司 发明人 赤荻隆男;A·K·阿莎曼;李·爱德华·克莱凡地;金泳;林锦联;B·T·郑;甘达·那克那
分类号 G11C5/14(2006.01);G11C16/06(2006.01);G11C8/00(2006.01) 主分类号 G11C5/14(2006.01)
代理机构 北京纪凯知识产权代理有限公司 代理人 戈泊;程伟
主权项 1.一种用于内存的电压箝位电路,用于将一电源电压减少,该电源电压可由一个耦合到电压箝位电路的升压电路升压,该电压箝位电路包含:反馈回路,其中该反馈回路包含:具有临界电压的第一晶体管,以该临界电压作为箝位电压;以及耦合到所述第一晶体管的拉升及减压晶体管,以使得该反馈回路稳压,因此提供稳定的电压给该升压电路,其中稳定的电压使得电源电压减少,所述电源电压为升压电路所使用以升压。
地址 美国加利福尼亚州