发明名称 |
一种处理器中处理数据的方法和处理数据的系统 |
摘要 |
提供一种用于宽带网络上的高速处理的计算机体系结构和编程模型。该体系结构使用一致的模块化结构、公用计算模块和统一的软件单元。公用计算模块包括一个控制处理器、多个处理单元、处理单元从其处理程序的多个局部存储器、一个直接存储器存取控制器和一个共享的主存储器。还提供了一种用于协调处理单元从/向共享的主存储器进行数据读/写的同步系统和方法。提供了硬件沙箱结构,用于确保处理单元正在处理的程序之间的数据不会被破坏。统一的软件单元包含数据和应用程序并被构造为通过任何网络处理器进行处理。 |
申请公布号 |
CN1279469C |
申请公布日期 |
2006.10.11 |
申请号 |
CN02806343.0 |
申请日期 |
2002.03.19 |
申请人 |
索尼计算机娱乐公司 |
发明人 |
铃置雅一;山崎刚 |
分类号 |
G06F15/167(2006.01);G06F15/16(2006.01);G06F15/177(2006.01);G06F12/14(2006.01);G06T1/20(2006.01) |
主分类号 |
G06F15/167(2006.01) |
代理机构 |
中国国际贸易促进委员会专利商标事务所 |
代理人 |
李德山 |
主权项 |
1.一种处理器中处理数据的方法,所述处理器包括至少一个处理单元、与所述一个处理单元相关的第一局部存储器和主存储器,所述主存储器包含多个存储器单元,每个所述存储器单元包含所述主存储器中与所述存储器单元相关、专用于存储状态信息的附加存储器段,所述状态信息有关所述存储器单元中存储的数据的状态,所述状态包括第一状态和第二状态,所述方法包括:响应来自所述一个处理单元的指令,启动从所述第一局部存储器向所述存储器单元中的一个写入第一数据;评估存储在与所述一个存储器单元相关的附加存储器段中的状态信息;如果存储在与所述一个存储器单元相关的附加存储器段中的状态信息指示第一状态,则禁止写入所述第一数据,其中所述状态包括第三状态,针对所述第三状态,所述状态信息包括与所述处理器的处理单元相关的局部存储器中的存储单元的地址,并且所述方法还包括:如果存储在与所述一个存储器单元相关的附加存储器段中的状态信息指示第三状态,则向所述一个存储器单元写入所述第一数据,并且此后从所述一个存储器单元自动读取所述第一数据到由存储在与所述一个存储器单元相关的附加存储器段中的状态信息所标识的局部存储器的存储单元。 |
地址 |
日本东京 |