发明名称 arquitetura de receptor de conversão direta
摘要 "ARQUITETURA DE RECEPTOR DE CONVERSãO DIRETA". Uma arquitetura de receptor de conversão descendente direta possuindo um loop de DC para remover o offset de DC a partir das componentes de sinal, um amplificador digital de ganho variável (DVGA) para prover uma faixa de ganhos, um loop de controle de ganho automático (AGC) para prover controle de ganho para o DVGA e circuitos de RF/analógico e uma unidade de interface de barramento serial (SBI) para prover controles para os circuitos de RF/analógico através de um barramento serial. O DVGA pode ser projetado vantajosamente e localizado como aqui descrito. O modo operacional do loop de VGA pode ser selecionado com base no modo operacional do loop de DC, uma vez que estes dois laops interagem um com o outro. A duração de tempo do loop de DC é operada em um modo de aquisição que pode ser selecionado para ser inversamente proporcional à largura de banda do loop de DC no modo de aquisição. Os controles para alguns ou todos os circuitos de RF/analógico podem ser providos através do barramento serial.
申请公布号 BR0207274(A) 申请公布日期 2006.10.10
申请号 BR20020207274 申请日期 2002.02.15
申请人 QUALCOMM INCORPORATED 发明人 TAO LI;CHRISTIAN HOLENSTEIN;INJUP KANG;BRETT C. WALKER;PAUL E. PETERZELL;RAGHU CHALLA;MATTHEW L. SEVERSON
分类号 H03G1/00;H03G3/20;H03G3/30;H04L27/22;H04L27/38;(IPC1-7):H04B1/30;H04Q7/20 主分类号 H03G1/00
代理机构 代理人
主权项
地址