发明名称 闪存及包含闪存的处理系统
摘要 一种存储器包括第一和第二缓冲存储器以及存储核心。存储核心包括存储块,每个有多个页面和页面缓冲器,用于从所选择的存储块中读取数据。控制逻辑控制第一和第二缓冲存储器以及存储核心。控制逻辑含用于存储存储核心的地址和命令信息的寄存器。控制逻辑控制存储核心,以便根据所存储的地址和命令信息,执行针对所选择存储块页面的数据读取周期。控制逻辑控制第一和第二缓冲存储器以及存储核心,以便在数据读取周期中将页面缓冲器中的数据传送到第一和/或第二缓冲存储器中。当将页面缓冲器中的数据传送到第一和/或第二缓冲存储器中时,控制逻辑使中断信号变为无效,当将第一和/或第二缓冲存储器中的数据传送到外部设备时,使中断信号变为有效。
申请公布号 CN1841297A 申请公布日期 2006.10.04
申请号 CN200610067990.6 申请日期 2006.03.27
申请人 三星电子株式会社 发明人 赵显德;崔永准;金泰均
分类号 G06F3/06(2006.01);G11C16/04(2006.01);G11C16/26(2006.01) 主分类号 G06F3/06(2006.01)
代理机构 北京市柳沈律师事务所 代理人 蒲迈文;黄小临
主权项 1.一种存储器,包括:第一和第二缓冲存储器;存储核心,包括存储块,每个存储块具有多个页面和页面缓冲器,用于从所选择的存储块中读取数据;以及控制逻辑,具有用于存储存储核心的地址和命令信息的寄存器,控制存储核心以便根据所存储的地址和命令信息执行所选择存储块的数据读取周期,控制第一和第二缓冲存储器以及存储核心,以便在数据读取周期中将页面缓冲器中的数据传送到第一和第二缓冲存储器中,当将页面缓冲器中的所有数据传送到第一和第二缓冲存储器中的至少一个冲存储器中时,去激励中断信号,以及当将第一和第二缓冲存储器中至少一个冲存储器的所有数据传送到外部设备时,激励中断信号。
地址 韩国京畿道