发明名称 一种内存访问信息实时捕获装置及访存信息捕获方法
摘要 本发明公开了一种内存访问信息实时捕获装置及访存信息捕获方法,该装置包括内存信号捕获逻辑单元、数据缓冲区单元、高速数据接口单元、嵌入式处理器单元及配置缓冲区单元,这些逻辑单元利用高速IO、大容量RAM和嵌入式处理器,实现高速内存接口和数据发送接口,并对数据进行预处理,所述内存访问信息实时捕获装置接收内存控制器信号。由于采用了并联的DDR内存接口作为捕获接口,以高速FIFO和高速IO进行数据存储、传送,由操作系统补丁和工具软件作为支持实现的。本发明所提供的装置能够在不修改原有系统硬件、对系统性能影响很小的情况下,实现实时、高速的访存信息捕获。
申请公布号 CN1828550A 申请公布日期 2006.09.06
申请号 CN200510008612.6 申请日期 2005.02.28
申请人 中国科学院计算技术研究所 发明人 李磊;陈明宇;曹政;樊建平
分类号 G06F11/34(2006.01) 主分类号 G06F11/34(2006.01)
代理机构 北京泛华伟业知识产权代理有限公司 代理人 高存秀
主权项 1、一种内存访问信息实时捕获,包括内存信号捕获逻辑单元10、数据缓冲区单元20、高速数据接口单元30、嵌入式处理器单元40及配置缓冲区单元50;这些逻辑单元利用高速IO、大容量RAM和嵌入式处理器,实现高速内存接口和数据收发接口,并对数据进行预处理,所述内存访问信息实时捕获装置接收内存控制器信号;其中,内存信号捕获逻辑单元10实现了JEDEC DDR RAM规范的子集,对DDR内存的命令进行解析,对地址和数据进行识别和捕获;数据缓冲区单元20包括高速FIFO缓冲区和相关控制逻辑,内存信号捕获逻辑单元10将捕获的信息写入该FIFO;FIFO提供空、满、计数器,供流量控制使用;高速数据接口单元30用于将数据送往主机,或者接收主机传来的控制和配置命令传给配置缓冲区单元50;配置缓冲区单元50通过内存信号捕获逻辑单元10接收捕获规则,用以对信息进行过滤,并将过滤后的信息传给内存信号捕获逻辑单元10。
地址 100080北京市海淀区中关村科学院南路6号