发明名称 半导体存储器冗余电路
摘要 本发明涉及一种具有分段组织的字线(WL)的半导体存储器的冗余电路,在这种电路中,当在一个分段(分段8、9、10)中出现一种故障字线(defect WL)时,借助从属于有关分段的熔丝组(10、11)通过分段间冗余,可以通过一个分段选择信号(RPDZ’)起动在相同的分段中或者在另一分段中的冗余字线(Red.WL)。分段选择信号(RPDZ’)通过分析熔丝组的输出信号直接产生。
申请公布号 CN1269132C 申请公布日期 2006.08.09
申请号 CN98115951.6 申请日期 1998.07.10
申请人 西门子公司 发明人 H·戈贝
分类号 G11C8/00(2006.01);G11C29/00(2006.01) 主分类号 G11C8/00(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 马铁良;王忠忠
主权项 1.一种半导体存储器,它具有组成分段的字线、一分段选择信号块、一字线选择信号块、以及带有分段间冗余并用于故障字线出现时从半导体存储器的所述分段之一选出冗余字线的冗余电路,其中所述冗余字线从含有所述故障字线的分段或不同分段中选出,所述半导体存储器的特征在于包括:分配给所述半导体存储器的各所述分段的多个熔丝组,所述熔丝组输出熔丝组输出信号;与所述熔丝组相连接以估计熔丝组输出信号并输出分段选择信号(RPDZ’)的分段选择信号电路块(RPDZ),根据这样方式估计的熔丝组输出信号,该分段选择信号激活含有故障字线的分段中的冗余字线,或激活不同分段中的冗余字线;电路块(RPDR),该电路块(RPDR)产生的信号(RPDR’)选择不同的分段中的冗余字线;以及连接成接收从所述熔丝组来的熔丝组输出信号的电路(FRZ),其中,在一个施加行地址与分配给含有所述冗余字线的给定分段的所述熔丝组的保护地址一致时,所述电路(FRZ)激活一个信号,把该信号分配给所述给定分段的一个地址,重写分段选择信号块中行地址所产生的正常地选择的分段选择信号,用于接收熔丝组输出信号的电路块(FRBUF),所述电路块(FRBUF)用作各熔丝组的输出信号(FRX)的缓冲器,从而在熔丝被激化的情况下,在所述电路块(FRBUF)中进行检测,以了解是否必须使用一条冗余字线。
地址 联邦德国慕尼黑