发明名称 数据传送控制装置及电子设备
摘要 本发明的目的是提供一种数据传送控制装置及电子设备。在发送侧,将位填充回路10及NRZI编码器12设在并行—串行变换回路的前级,在接收侧,将NRZI解码器14及解除位填充回路16设在串行—并行变换回路的后级,不用串行处理而是用并行处理实现位填充,NRZI编码、NRZI解码,解除位填充。将因位插入溢出的位转入下一个时钟周期的数据,将因位删除不足的位从下一个时钟周期的数据进位。根据运算出来的位填充(解除位填充)的位置插入(删除)位,根据溢出(压缩)位数的累积值决定应该输出的并行数据的范围。
申请公布号 CN1269049C 申请公布日期 2006.08.09
申请号 CN01122059.7 申请日期 2001.03.16
申请人 精工爱普生株式会社 发明人 石田卓也
分类号 G06F13/00(2006.01) 主分类号 G06F13/00(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 叶恺东
主权项 1、一种通过串行总线传送数据的数据传送控制装置,其特征为,它包含:位插入回路,以第一信号电平的位连续给定的个数为前提条件、插入第二信号电平的位;编码器,将来自前述位插入回路的N位的并行输出数据编码,并输出编码后的N位的并行数据;以及并行-串行变换回路,用以将来自前述编码器的并行数据变换为用前述串行总线传送的串行数据;前述位插入回路设置在前述并行-串行变换回路的前级;并且前述编码器设置在前述位插入回路和前述并行一串行变换回路之间;前述位插入回路包括:数据存储回路,接收从前级回路以给定的时钟周期输入的N位的并行输入数据;数据合成回路,将存储在前述数据存储回路的并行输入数据和现在的时钟周期的并行输入数据合成;位插入处理回路,以比上述串行总线的串行输出的时钟频率慢的时钟频率进行位插入处理;和选择器,输出位插入后的N位的并行输出数据。
地址 日本东京都