发明名称 低功率时钟分配方法
摘要 一种半导体装置包括一个以第一缓冲器(202)和第二缓冲器(204)结合的传输线(100)。该第一和第二缓冲器(202,204)的位置使得传输线(100)的长度在最小值(d<SUB>min</SUB>)和最大值(d<SUB>max</SUB>)之间,因此能够以减小的失真对窄时钟信号脉冲进行传输。
申请公布号 CN1267803C 申请公布日期 2006.08.02
申请号 CN02811773.5 申请日期 2002.06.12
申请人 索尼电脑娱乐公司 发明人 马越英尚
分类号 G06F1/04(2006.01) 主分类号 G06F1/04(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 吴立明;梁永
主权项 1、一种集成电路,包括:一第一时钟分配缓冲器,该缓冲器具有一输入节点和一输出节点,可操作该第一时钟分配缓冲器以由其输入节点处的输入信号在其输出节点处生成入射信号;一具有第一和第二端部的传输线,这两个端部定义了一个长度,该第一端部同第一时钟分配缓冲器的输出节点相连,使得入射信号沿着传输线的长度从第一端部传播至第二端部;以及一第二时钟分配缓冲器,该缓冲器具有一个输入节点和一输出节点,输入节点同传输线的第二端部相耦合,可操作该第二时钟分配缓冲器以由其输入节点上的入射信号在其输出节点上生成输出信号,其中反射信号在其输入节点生成并沿着传输线的长度从第二端部向第一端部传播,其中基于入射信号和反射信号的组合电压电平,计算该传输线的长度,使得该组合电压电平不大于最大电压电平。
地址 日本东京都