发明名称 使用偏移波形之电浆显示面板之驱动电路
摘要 本发明之持续电压施加电路系包含有并联地连接产生持续脉冲之持续脉冲产生电路,与产生较持续脉冲峰值高之偏移脉冲之偏移脉冲产生电路之电路,前述偏移脉冲产生电路包括第1电压源、第1开关电路,产生偏移电压用之共振电压之电感分量,与将流向显示电极之电流限定为前向并使前述共振电压之电位保持于较持续电压还高之位准预定时间之前向二极体,而前述持续脉冲产生电路则包括第2电压源、与第2开关电路。
申请公布号 TWI259427 申请公布日期 2006.08.01
申请号 TW092120230 申请日期 2003.07.24
申请人 日立制作所股份有限公司 发明人 小忠义;濑尾欣穗;崎田康一;粟本健司
分类号 G09G3/28 主分类号 G09G3/28
代理机构 代理人 恽轶群 台北市松山区南京东路3段248号7楼;陈文郎 台北市松山区南京东路3段248号7楼
主权项 1.一种电浆显示面板之驱动电路,系具有多数晶胞 且前述各晶胞中设置有一对显示电极,并且该等晶 胞之显示电极业已藉介电体层被覆之者, 又,前述驱动电路包含有用以选择欲发光之前述晶 胞之扫描电路,与于选出之晶胞之显示电极间施加 持续电压,以于前述显示电极间产生仅以配合亮度 之次数之持续放电的持续电压施加电路, 前述持续电压施加电路系由并联地连接产生预定 波形之持续脉冲之持续脉冲产生电路,与重叠于持 续脉冲而产生较持续脉冲峰値高之偏移脉冲之偏 移脉冲产生电路之电路构成, 而前述偏移脉冲产生电路包括用以施加偏移电压 之第1电压源,将第1电压施加于前述显示电极间之 第1开关电路,产生用以施加偏移电压之共振电压 之电感分量,与将流向前述显示电极之电流限定为 前向并使前述共振电压之电位保持于较持续电压 还高之位准预定时间之前向二极体, 前述持续脉冲产生电路系由用以施加持续电压之 第2电压源,与将第2电压施加于前述显示电极间之 第2开关电路构成。 2.如申请专利范围第1项之电浆显示面板之驱动电 路,系于前述共振电压业已到达较前述持续电压之 位准还高且较该共振电压之最高位准还低之任意 位准之时点,使第1开关电路为关,并于其预定时间 后使第2开关电路为开。 3.如申请专利范围第1项之电浆显示面板之驱动电 路,其中前述偏移脉冲产生电路更具有: 反向二极体,系并联地连接于由前述第1开关电路 与前述前向二极体构成之串联电路,且将流向前述 显示电极之电流反向导通以使前述共振电压之电 位降低至持续电压之位准者;及 第3开关电路,系使电流导向前述反向二极体者。 4.如申请专利范围第1项之电浆显示面板之驱动电 路,其中前述偏移脉冲产生电路更具有: 反向二极体,系并联地连接于由前述第1开关电路 、电感器、及前述前向二极体构成之串联电路,且 使流向前述显示电极之电流反向导通以使前述共 振电压之电位降低至持续电压之位准者; 衰减用电感分量,系藉共振使前述共振电压之电位 降低者;及 第3开关电路,系使电流导向前述反向二极体与前 述衰减用电感器者。 5.如申请专利范围第4项之电浆显示面板之驱动电 路,其更具有短路用第5开关电路,该短路用第5开关 电路系并联地连接于由前述第2电源与第2开关电 路构成之串联电路,且使施加至前述显示电极之电 压之电位保持于零位准, 又,前述偏移脉冲产生电路更具有并联地连接前述 第1电压源之2个串联连接电容器,及连接前述2个串 联连接电容器之中间点与前述显示电极之串联电 路, 该串联电路系由零位准用反向二极体,零位准衰减 用电感分量与第4开关电路构成,前述零位准用反 向二极体系使流向前述显示电极之电流反向导通, 以使前述持续电压之电位降低至零位准者,而该零 位准衰减用电感分量系藉共振使前述持续电压之 电位降低者,而前述第4开关电路系使电流导向前 述零位准用反向二极体与零位准衰减用电感分量 者, 前述2个串联连接电容器之电容系分别设定,使前 述2个串联电容器之中间点之电位大致等于前述第 2电压与第1电压之中间之电位。 6.如申请专利范围第5项之电浆显示面板之驱动电 路,其中前述第1电压源与第2电压源为共通。 7.如申请专利范围第1项之电浆显示面板之驱动电 路,其中前述偏移脉冲产生电路更具有稳压二极体 ,该稳压二极体系并联地连接于由前述第1开关电 路、电感器与前向二极体构成之串联电路,且于前 述共振电压之电位已到达较持续电压之位准还高 且较该共振电压之最高位准还低之预定位准时,使 该共振电压之电位保持于该预定位准者。 8.如申请专利范围第1项之电浆显示面板之驱动电 路,其中前述偏移脉冲产生电路更具有: 第3电压源,系并联地连接于由前述第1电压源,第1 开关电路,电感器与前向二极体构成之串联电路, 且具有较共振电压之最高位准还高之输出电位者; 及 第3开关电路,系施加第3电压至前述显示电极间者, 又,该电浆显示面板之驱动电路系于前述共振电压 之电位业已到达较前述持续电压之位准还高且为 该共振电压之最高位准或较其更低之任意之位准 之时点,使前述第1开关电路为关,且同时使前述第3 开关电路为开,并于该预定时间后,使前述第3开关 电路为关并同时使前述第2开关电路为开。 图式简单说明: 第1图系显示适用本发明之驱动电路之PDP之结构之 部分分解立体图。 第2图系显示俯视PDP之状态之说明图。 第3图系显示驱动装置之配置之说明图。 第4图系驱动装置之方块图。 第5图系显示保持电路之实施形态1之电路原理之 说明图。 第6图系显示开关SW1与开关SW2之开关时点之说明图 。 第7图系系显示开关SW1与开关SW2之开关时点之另一 例之说明图。 第8图系显示保持电路之具体之电路构成例之说明 图。 第9图系显示保持电路之实施形态2之电路原理之 说明图。 第10图系显示开关SW1、开关SW2、SW3之开关时点之 说明图。 第11图系显示保持电路之具体之电路结构例之说 明图。 第12图系显示保持电路之实施形态3之电路原理之 说明图。 第13图系显示开关SW1~SW3之开关时点之说明图。 第14图系显示保持电路之具体电路结构例之说明 图。 第15图系显示保持电路之实施形态4之电路原理之 说明图。 第16图系显示开关SW1~SW5之开关时点之说明图。 第17图系显示保持电路之具体之电路结构例之说 明图。 第18图系显示保持电路之实施形态5之电路原理之 说明图。 第19图系显示开关SW1~SW5之开关时点之说明图。 第20图系显示保持电路之具体电路结构例之说明 图。 第21图系显示保持电路之实施形态6之电路原理之 说明图。 第22图系显示开关SW1、SW2之开关时点之说明图。 第23图系显示保持电路之具体电路结构例之说明 图。 第24图系显示保持电路之实施形态7之电路原理之 说明图。 第25图系显示开关SW1、SW2、SW7之开关时点之说明 图。 第26图系显示保持电路之具体电路结构例之说明 图。 第27图系显示习知于持续放电时施加之电压之波 形之说明图。 第28图系显示习知偏移波形之说明图。 第29图系显示用以形成习知偏移波形之电路之说 明图。 第30图系显示用以形成习知偏移波形之电路之开 关时点之说明图。 第31图系显示习知之开始放电时期较最大电压时 期还慢时之例之说明图。 第32图系习知之开始放电时期较最大电压时期还 快时之例之说明图。
地址 日本