发明名称 输入共模电压为电源电压的采样与电荷转移电路
摘要 本发明涉及一种输入共模电压为电源电压的采样与电荷转移电路,属于集成电路设计技术领域。本电路包括一个外部输入的电压最高的电源,一个或一个以上由外部输入或由外部电压最高的电源转换得到的电压较低的电源,由两个晶体管和电阻构成的静电放电保护电路,由四个晶体管、采样电容和时钟电路构成的采样与电荷转移电路,由一个运算放大器和一个积分电容构成的积分器电路。本发明电路的优点是:节约了芯片管脚,因此减小了芯片面积,降低电路成本;降低了对片内参考电压VREF产生电路的要求,从而降低芯片功耗和减小电路设计难度;电路的输入信号电压在静电放电保护电路的电源和地之间,可采用公知的静电放电保护电路而无需重新设计。
申请公布号 CN1808909A 申请公布日期 2006.07.26
申请号 CN200510132082.6 申请日期 2005.12.23
申请人 北京万工科技有限公司 发明人 李福乐;谭年熊;刘力源
分类号 H03M3/00(2006.01) 主分类号 H03M3/00(2006.01)
代理机构 北京清亦华知识产权代理事务所 代理人 罗文群
主权项 1、一种输入共模电压为电源电压的采样与电荷转移电路,其特征在于该电路包括:第一、第二、第三、第四晶体管、采样电容和时钟电路;所述的第一晶体管的源极或漏极中的一极为被采样信号的输入端,第一晶体管的漏极或源极中的另一极同时与所述的采样电容的一端和第二晶体管的漏极或源极中的一极相连接,第一晶体管的衬底和所述的第二晶体管的衬底同时与所述的外部电压最高的电源相连接,第一晶体管的栅极与所述时钟电路输出的反向第二时钟信号线相连接;第二晶体管的漏极或源极中的另一极与所述的电压较低的电源中的一个相连接,第二晶体管的栅极与所述时钟电路输出的反向第一时钟信号线相连接;第三晶体管的漏极或源极中的一极和第四晶体管的漏极或源极中的一极同时与所述的采样电容的另一端相连接,第三晶体管的衬底和所述的第四晶体管的衬底同时接地,第三晶体管的栅极与所述时钟电路输出的正向第二时钟信号线相连接,第三晶体管的漏极或源极中的另一极与本电路外的参考电压信号线相连;第四晶体管的漏极或源极中的另一极作为本电路的输出端。
地址 100084北京市海淀区清华园清华科技园学研大厦B座209