发明名称 电感元件
摘要 本发明系具备不同绕线数部分之线圈的电感元件,其用以改善重叠特性。其包含:具绕线圈数为n圈之n绕线部31、与绕线圈数为n+1圈之n+1绕线部32的环状线圈;设置于上述线圈的环内外,并使磁通通过而形成磁路的磁路材料;以及将形成围绕上述n绕线部31状态的磁通、与形成围绕上述n+1绕线部32状态的磁通中任一者,予以阻断的磁隙。
申请公布号 TWI258777 申请公布日期 2006.07.21
申请号 TW094101496 申请日期 2005.01.19
申请人 胜美达股份有限公司 发明人 川原井贡
分类号 H01F27/28 主分类号 H01F27/28
代理机构 代理人 赖经臣 台北市松山区南京东路3段346号1112室;宿希成 台北市松山区南京东路3段346号1112室
主权项 1.一种电感元件,系包含: 环状线圈,其具绕线圈数为n圈的n绕线部、与绕线 圈数为n+1圈的n+1绕线部; 磁路材料,其设置于上述线圈的环内外,并使磁通 通过而形成磁路;以及 磁隙,其将形成围绕上述n绕线部状态的磁通、与 形成围绕上述n+1绕线部状态的磁通中任一者,予以 阻断。 2.一种电感元件,系包含: 环状线圈,其具绕线圈数为n圈的n绕线部、与绕线 圈数为n+1圈的n+1绕线部; 磁路材料,其设置于上述线圈的环内外,并使磁通 通过而形成磁路; 第1磁隙,其将形成围绕上述n绕线部状态的磁通、 与形成围绕上述n+1绕线部状态的磁通中任一者,予 以阻断;以及 第2磁隙,其在与上述环之轴方向正交的方向上,宽 度较阻断上述磁通的第1磁隙为窄。 3.一种电感元件,系将环状线圈及软磁性陶瓷构件 叠层于同一元件内而构成的叠层式电感元件,其中 该环状线圈具绕线圈数为n圈之n绕线部、与绕线 圈数为n+1圈之n+1绕线部,而该软磁性陶瓷构件系埋 设于上述线圈内部,其特征在于: 设置于上述线圈环内外的上述软磁性陶瓷构件,系 使磁通通过并形成磁路的磁路材料;且 其设有将形成围绕上述n绕线部状态的磁通、与形 成围绕上述n+1绕线部状态的磁通中任一者予以阻 断的磁隙。 4.一种电感元件,系将环状线圈及软磁性陶瓷构件 叠层于同一元件内而构成的叠层式电感元件,其中 该环状线圈具绕线圈数为n圈之n绕线部、与绕线 圈数为n+1圈之n+1绕线部,而该软磁性陶瓷构件系埋 设于上述线圈内部,其特征在于: 设置于上述线圈环内外的上述软磁性陶瓷构件,系 使磁通通过并形成磁路的磁路材料;且其包含: 第1磁隙,其将形成围绕上述n绕线部状态的磁通、 与形成围绕上述n+1绕线部状态的磁通中任一者予 以阻断;以及 第2磁隙,其在与上述环之轴方向正交的方向上,宽 度较阻断上述磁通的第1磁隙为窄。 5.如申请专利范围第2或4项之电感元件,其中,阻断 上述磁通的第1磁隙与第2磁隙中任一者,系由非磁 性陶瓷所构成。 6.如申请专利范围第1至4项中任一项之电感元件, 其中,在由磁路材料所构成的方块外面,藉由使上 述n绕线部与上述n+1绕线部中任一者的一部分露出 ,而形成阻断磁通的磁隙。 7.如申请专利范围第6项之电感元件,其中,上述露 出部分系由绝缘性树脂所被覆。 8.如申请专利范围第1至4项中任一项之电感元件, 其中,上述n绕线部与上述n+1绕线部的n系4以下。 图式简单说明: 图1为本发明各实施例的电感元件外观图。 图2为图1中,第1实施例之电感元件的A-A截面图。 图3为图1中,第1实施例之电感元件的B-B截面图。 图4为本发明第1、第2实施例中所使用线圈的立体 示意图。 图5(a1)、(b1)、(c1)为本发明第1实施例的电感元件 之制造步骤图。 图6(d1)、(e1)、(f1)为本发明第1实施例的电感元件 之制造步骤图。 图7(g1)、(h1)、(f1')为本发明第1实施例的电感元件 之制造步骤图。 图8为图1中,第2实施例之电感元件的A-A截面图。 图9为图1中,第2实施例之电感元件的B-B截面图。 图10(a2)、(b2)、(c2)为本发明第2实施例的电感元件 之制造步骤图。 图11(d2)、(e2)、(f2)为本发明第2实施例的电感元件 之制造步骤图。 图12(g2)、(h2)、(f2')为本发明第2实施例的电感元件 之制造步骤图。 图13为本发明第3、第4实施例中所使用线圈的立体 示意图。 图14为图1中,第3实施例之电感元件的A-A截面图。 图15为图1中,第3实施例之电感元件的B-B截面图。 图16(a3)、(b3)、(c3)为本发明第3实施例的电感元件 之制造步骤图。 图17(d3)、(e3)、(f3)为本发明第3实施例的电感元件 之制造步骤图。 图18(g3)、(h3)、(i3)为本发明第3实施例的电感元件 之制造步骤图。 图19(j3)、(k3)为本发明第3实施例的电感元件之制 造步骤图。 图20为图1中,第4实施例之电感元件的A-A截面图。 图21为图1中,第4实施例之电感元件的B-B截面图。 图22(a4)、(b4)、(c4)为本发明第4实施例的电感元件 之制造步骤图。 图23(d4)、(e4)、(f4)为本发明第4实施例的电感元件 之制造步骤图。 图24(g4)、(h4)、(i4)为本发明第4实施例的电感元件 之制造步骤图。 图25(j4)、(k4)为本发明第4实施例的电感元件之制 造步骤图。 图26为本实施例与比较例的直流重叠特性图。 图27为本实施例与比较例的直流重叠特性比图。 图28为图1中,第5实施例之电感元件的A-A截面图。 图29为图1中,第5实施例之电感元件的B-B截面图。 图30为图1中,第6实施例之电感元件的A-A截面图。 图31为图1中,第6实施例之电感元件的B-B截面图。 图32为本发明第7实施例之电感元件中所使用线圈 之一例的立体示意图。 图33为当采用图32所示线圈,制作第7实施例之电感 元件时,所使用框体一例的立体示意图。
地址 日本