发明名称 主机板及其电源控制装置
摘要 一种电源控制装置,包含一比较单元、一控制单元、一开关单元。其中,比较单元分别电连接一第一电源线及一第二电源线,且依据一参考信号、第一电压位准与第二电压位准产生一比较信号;控制单元电连接比较单元,用以接收比较信号,且依据比较信号产生一控制信号;开关单元电连接控制单元,且依据控制信号而开启/关闭,以短路/断路第一电源线及第二电源线。
申请公布号 TWI258071 申请公布日期 2006.07.11
申请号 TW093138527 申请日期 2004.12.13
申请人 威盛电子股份有限公司 发明人 谢正立;苏家弘
分类号 G06F1/26 主分类号 G06F1/26
代理机构 代理人 刘正格 台北市大同区重庆北路3段88号3楼之1
主权项 1.一种电源控制装置,其系与一第一电源线及一第 二电源线配合,且该第一电源线及该第二电源线系 分别电连接至一晶片,以便透过该第一电源线提供 一第一电压位准至该晶片,并透过该第二电源线提 供一第二电压位准至该晶片,该电源控制装置包含 : 一比较单元,其系分别电连接该第一电源线及该第 二电源线,并且依据一参考信号、该第一电压位准 与该第二电压位准,产生一比较信号; 一控制单元,其系电连接该比较单元,用以接收该 比较信号且依据该比较信号产生一控制信号;以及 一开关单元,其系电连接该控制单元,且依据该控 制信号而开启/关闭,用以短路/断路该第一电源线 及该第二电源线。 2.如申请专利范围第1项所述之电源控制装置,更包 含一参考电源,用以提供该参考信号。 3.如申请专利范围第2项所述之电源控制装置,其中 该参考信号为一参考电压位准。 4.如申请专利范围第1项所述之电源控制装置,其中 该比较单元具有一第一比较器与一第二比较器,该 第一比较器电连接该第一电源线,该第二比较器电 连接该第二电源线。 5.如申请专利范围第1项所述之电源控制装置,其中 该控制单元为一反及闸(NAND GATE)。 6.如申请专利范围第1项所述之电源控制装置,其中 该开关单元为一NMOS开关元件。 7.如申请专利范围第1项所述之电源控制装置,其中 该开关单元为一PMOS开关元件。 8.一种主机板,包含: 一晶片; 一第一电源线,用以提供一第一电压位准至该晶片 ; 一第二电源线,用以提供一第二电压位准至该晶片 ; 一比较单元,其系分别电连接该第一电源线与该第 二电源线,并且依据一参考信号、该第一电压位准 与该第二电压位准,产生一比较信号; 一控制单元,其系电连接该比较单元,用以接收该 比较信号,且依据该比较信号产生一控制信号;以 及 一开关单元,其系电连接该控制单元,且依据该控 制信号而开启/关闭,用以短路/断路该第一电源线 及该第二电源线。 9.如申请专利范围第8项所述之主机板,更包含一参 考电源,用以提供该参考信号。 10.如申请专利范围第9项所述之主机板,其中该参 考信号为一参考电压位准。 11.如申请专利范围第8项所述之主机板,其中该比 较单元具有一第一比较器与一第二比较器,该第一 比较器电连接该第一电源,该第二比较器电连接该 第二电源。 12.如申请专利范围第8项所述之主机板,其中该控 制单元为一反及闸(NAND GATE)。 13.如申请专利范围第8项所述之主机板,其中该开 关单元为一NMOS开关元件。 14.如申请专利范围第8项所述之主机板,其中该开 关单元为一PMOS开关元件。 15一种电源控制装置,其系耦接于一第一电源线及 一第二电源线之间,其中该第一电源线及该第二电 源线系分别电连接至一晶片,以便透过该第一电源 线提供一第一电压位准至该晶片,并透过该第二电 源线提供一第二电压位准至该晶片,该电源控制装 置包含: 一开关单元,其系揭收一控制信号,且依据该控制 信号而开启/关闭,用以短路/断路该第一电源线及 该第二电源线。 16.如申请专利范围第15项所述之电源控制装置,更 包含: 一控制单元,其系接收一比较信号且依据该比较信 号产生该控制信号。 17.如申请专利范围第16项所述之电源控制装置,更 包含: 一比较单元,其系分别电连接该第一电源线及该第 二电源线,并且依据一参考信号、该第一电压位准 与该第二电压位准,产生该比较信号。 18.如申请专利范围第17项所述之电源控制装置,更 包含: 一参考电源,用以提供该参考信号。 19.如申请专利范围第18项所述之电源控制装置,其 中该参考信号为一参考电压位准。 20.如申请专利范围第17项所述之电源控制装置,其 中该比较单元具有一第一比较器与一第二比较器, 该第一比较器电连接该第一电源,该第二比较器电 连接该第二电源。 21.如申请专利范围第16项所述之电源控制装置,其 中该控制单元为一反及闸(NAND LOGIC GATE)且该开关 单元为一NMOS开关元件。 22.如申请专利范围第16项所述之电源控制装置,其 中该控制单元为一及闸(AND LOGIC GATE)且该开关单元 为一PMOS开关元件。 图式简单说明: 图1A为本发明较佳实施例之主机板及其电源控制 装置之方块图; 图1B及图1C为本发明较佳实施例之主机板及其电源 控制装置之电路图;以及 图2为图1B中之电源控制装置运作时,第一电源线与 第二电源线变化之时序图。
地址 台北县新店市中正路535号8楼