发明名称 |
内存源操作数的选择电路及选择方法 |
摘要 |
本发明揭示了一种用于数字信号处理系统的内存源操作数选择电路及其控制方法。在数字信号处理系统中,至少一个存储器存储有可用数据。至少一条数据总线连接到存储器并可以从中提取数据信号。至少一个中间存储器连接到至少一条数据总线并分别与至少一个存储器中的每一个相对应。当数据总线在进行数据内存装载动作时,可以自动地把来自存储器的数据信号装载至与其相对应的中间存储器中。而负责数据处理的执行部件既能直接从至少一条数据总线提取数据信号又能直接从中间存储器提取数据信号。通过本发明的源操作数选择电路及其控制方法,可以有效地提高内存操作的并行性能,从而降低数字信号处理器的功耗。 |
申请公布号 |
CN1261865C |
申请公布日期 |
2006.06.28 |
申请号 |
CN02145353.5 |
申请日期 |
2002.11.22 |
申请人 |
上海奇码数字信息有限公司 |
发明人 |
周振亚 |
分类号 |
G06F9/38(2006.01);G06F13/14(2006.01);G06F12/00(2006.01) |
主分类号 |
G06F9/38(2006.01) |
代理机构 |
上海专利商标事务所有限公司 |
代理人 |
张政权 |
主权项 |
1.一种用于数字信号处理系统的内存源操作数选择电路,其特征在于,该选择电路包括:存储可用数据的至少一个存储器;连接到所述至少一个存储器并可以从中提取数据信号的至少一条数据总线;连接到所述至少一条数据总线并分别与所述至少一个存储器中的每一个相对应的至少一个中间存储器;以及并行地连接到所述至少一条数据总线和至少一个中间存储器并负责数据处理的执行部件,其中,数据总线把数据信号送往执行部件处理,并将其自动装载至相应的中间存储器,当不需要处理中间存储器中的数据时,直接通过数据总线提取存储器中的数据进行处理,否则根据计算机可读编码是否指定直接从中间存储器提取数据,执行部件从相应的中间存储器中提取数据进行处理,或直接通过数据总线提取存储器中的数据进行处理。 |
地址 |
201203上海市张江高科技园区碧波路328号B栋4楼 |