发明名称 路径合并和相关的方法
摘要 本发明公开了一种路径合并和相关的方法,包括:步骤a,将路径位置信息和信道估计值按奇偶性分离;步骤b,将训练序列码字经过一批延时器;步骤c,分别与对应路径的信道估计值进行相乘,逐元素相加,并删除尾部若干数据,共扼;步骤d,将训练序列码字经过另一批延时器;步骤e,重复执行步骤c后,得到一个数据序列;步骤f,将接收对应训练序列的信号采样值按奇偶序号经过分路器后得到两个数据序列;步骤g,将步骤f得到的两个数据序列分别与步骤c和步骤e中得到的两个数据序列进行逐元素相乘,再逐元素相加,得到输出数据序列。采用上述方法,能够在很低的信干噪比(SINR)条件下,快速并准确地实现时分系统中的路径合并和相关。
申请公布号 CN1780271A 申请公布日期 2006.05.31
申请号 CN200410084368.7 申请日期 2004.11.19
申请人 凯明信息科技股份有限公司 发明人 谢一宁;刘栋
分类号 H04L27/00(2006.01) 主分类号 H04L27/00(2006.01)
代理机构 上海新天专利代理有限公司 代理人 衷诚宣
主权项 1、一种路径合并和相关的方法,包括:步骤a,将从路径搜索模块产生的路径位置信息按奇偶性进行分离;同时,将这些路径位置上信道估计值也按照路径位置的奇偶性进行分离;步骤b,将训练序列码字经过一批延时器,得到一批数据序列,输入步骤c,其中延时器的延时值分别由奇数位置路径决定;步骤c,将输入的一批数据序列,分别与对应路径的信道估计值进行相乘,得到一批数据序列;步骤d,将步骤c得到的一批数据序列,经过逐元素相加后,得到一个数据序列;步骤e,将步骤d得到的一个数据序列,经过删除器删除尾部若干数据,并经过共扼,得到一个数据序列;步骤f,将训练序列码字经过一批延时器,得到一个数据序列;步骤g,将步骤f得到的一个数据序列,输入步骤c,并重复执行步骤c~步骤e后,得到一个数据序列;步骤h,将接收对应训练序列的信号采样值按奇偶序号经过分路器后得到两个数据序列,其长度均等于训练序列长度;步骤i,将由步骤h所得的对应奇偶序号的两个数据序列,分别与步骤e和步骤g得到的两个数据序列进行逐元素相乘,得到两个数据序列;步骤j,将由步骤i所得的两个序列进行逐元素相加后,得到一个输出数据序列。
地址 201108上海市莘庄工业区申旺路18号