发明名称 |
移位寄存电路 |
摘要 |
本发明为一种不利用次级移位寄存器的输出信号为反馈信号的移位寄存器,利用一闩锁机构与一时钟信号来控制移位寄存器输出信号的电压电平。利用本发明的移位寄存器亦可缩小晶体管的尺寸,且大幅减少电路所占的区域面积。此外利用本发明的移位寄存器的驱动电路还可改善相邻两级输出信号的重叠情况,减少液晶显示器的残影问题。 |
申请公布号 |
CN1779862A |
申请公布日期 |
2006.05.31 |
申请号 |
CN200510106796.X |
申请日期 |
2005.10.12 |
申请人 |
友达光电股份有限公司 |
发明人 |
魏俊卿;吴仰恩;林威呈 |
分类号 |
G11C19/28(2006.01);G09G3/36(2006.01) |
主分类号 |
G11C19/28(2006.01) |
代理机构 |
北京市柳沈律师事务所 |
代理人 |
王志森;黄小临 |
主权项 |
1.一种移位寄存电路,具有多个串接级的移位寄存器,包括:一第一晶体管,具有一栅极、一第一源/漏极以及一第二源/漏极,其中该第一晶体管的栅极与该第一晶体管的第一源/漏极耦接前一串接级的移位寄存器的输出信号;一第二晶体管,具有一栅极、一第一源/漏极以及一第二源/漏极,其中该第二晶体管的栅极耦接该第一晶体管的第一源/漏极,该第二晶体管的第二源/漏极耦接一低电压电平;一第三晶体管,具有一栅极、一第一源/漏极以及一第二源/漏极,其中该第三晶体管的栅极耦接该第二晶体管的第一源/漏极,该第三晶体管的第一源/漏极耦接该第一晶体管的第二源/漏极,该第三晶体管的第二源/漏极耦接该低电压电平;一第四晶体管,具有一栅极、一第一源/漏极以及一第二源/漏极,其中该第四晶体管的栅极耦接该第一晶体管的第二源/漏极,该第四晶体管的第一源/漏极耦接一第一时钟信号,该第四晶体管的第二源/漏极耦接一第一输出端;一第六晶体管,具有一栅极、一第一源/漏极以及一第二源/漏极,其中该第六晶体管的栅极与该第六晶体管的第一源/漏极耦接一高电压电平;一第七晶体管,具有一栅极、一第一源/漏极以及一第二源/漏极,其中该第七晶体管的第一源/漏极耦接该第六晶体管的第二源/漏极,该第七晶体管的第二源/漏极耦接该低电压电平;一第八晶体管,具有一栅极、一第一源/漏极以及一第二源/漏极,其中该第八晶体管的栅极与该第八晶体管的第一源/漏极耦接该高电压电平源;以及一第九晶体管,具有一栅极、一第一源/漏极以及一第二源/漏极,其中该第九晶体管的第一源/漏极耦接该第八晶体管的第二源/漏极及该第二晶体管的第一源/漏极,该第九晶体管的第二源/漏极耦接该低电压电平,该第九晶体管的栅极与该第七晶体管的栅极耦接该第一输出端。 |
地址 |
中国台湾新竹市 |