主权项 |
1.一种用于降低功率消耗由TTL转换至CMOS的输入缓冲器电路,其特征在于,包括:输入缓冲器,其接收由TTL输入的电压,将其转换成适当位准电压而输出供应至CMOS电路,其包括:第一反相级,其为输入级,接收由TTL输入的电压将其反相且转换成CMOS所使用位准的电压,其由以下串联构成:并联的T701-1、T701-2、T701-3、T701-4、以及T701-5所构成的晶体管组合结构1,其W/L均为2/0.6;并联的T702-1、T702-2、T702-3、T702-4、以及T702-5所构成的晶体管组合结构2,其W/L均为2/0.6;并联的T703-1、T703-2、T703-3、T703-4、以及T703-5所构成的晶体管组合结构3,其W/L均为1/0.6;以及并联的T704-1、T704-2、T704-3、T704-4、以及T704-5所构成的晶体管组合结构4,其W/L均为1/0.6;第二反相级,将第一反相级输出的反相电压再予以反相输出,其由以下所构成:T705(W/L=6/0.3),T706(W/L=3/0.3);偏压器,藉由使用比较器监控复制输入级,以产生至输入缓冲器的输入级的回馈信号,其包括:复制输入级,用于复制输入级的电路,其由以下串联而构成:串联的T707-1、T707-2、T707-3、T707-4、以及T707-5所构成的晶体管组合结构7,其W/L均为2/0.6;串联的T708-1、T708-2、T708-3、T708-4、以及T708-5所构成的晶体管组合结构8,其W/L均为2/0.6;串联的T709-1、T709-2、T709-3、T709-4、以及T709-5所构成的晶体管组合结构9,其W/L均为1/0.6;以及串联的T710-1、T710-2、T710-3、T710-4、以及T710-5所构成的晶体管组合结构10,其W/L均为1/0.6;比较器,用于监控该复制输入级的电压,以产生至输入级的回馈信号,其由以下所构成:T711(W/L=12/0.8)、T712(W/L=12/0.8);T713(W/L=12/1)、T714(W/L=12/1);T715(W/L=3/4)、T716(W/L=3/4)。 |