发明名称 用于降低功率消耗的输入缓冲器电路
摘要 本发明提供一种由TTL转换至CMOS输入缓冲器电路,其可在电源电压、半导体制程、以及温度发生变化时,达成稳定此缓冲器输入/输出电压逻辑转换点以及降低静态功率消耗的功能与目的。为了稳定此输入缓冲器的逻辑转换点,本发明增设一偏压器,用以产生对此输入缓冲器的负回馈控制信号,以便对其实施控制与调变。而且,为了监控此输入缓冲器的逻辑转换点,本发明将此输入缓冲器电路的第一级(即输入级)复制成为此新增偏压器的第一级(即复制输入级),而在此新增设的偏压器内设置比较器作为偏压器内的第二级,此比较器一方面对此所复制的输入级实施比较与控制,另一方面根据此比较结果产生偏压回馈信号对此输入缓冲器进行监控与调变。
申请公布号 CN1777030A 申请公布日期 2006.05.24
申请号 CN200410091065.8 申请日期 2004.11.16
申请人 矽成积体电路股份有限公司 发明人 李宏达
分类号 H03K19/0185(2006.01) 主分类号 H03K19/0185(2006.01)
代理机构 北京银龙知识产权代理有限公司 代理人 郝庆芬
主权项 1.一种用于降低功率消耗由TTL转换至CMOS的输入缓冲器电路,其特征在于,包括:输入缓冲器,其接收由TTL输入的电压,将其转换成适当位准电压而输出供应至CMOS电路,其包括:第一反相级,其为输入级,接收由TTL输入的电压将其反相且转换成CMOS所使用位准的电压,其由以下串联构成:并联的T701-1、T701-2、T701-3、T701-4、以及T701-5所构成的晶体管组合结构1,其W/L均为2/0.6;并联的T702-1、T702-2、T702-3、T702-4、以及T702-5所构成的晶体管组合结构2,其W/L均为2/0.6;并联的T703-1、T703-2、T703-3、T703-4、以及T703-5所构成的晶体管组合结构3,其W/L均为1/0.6;以及并联的T704-1、T704-2、T704-3、T704-4、以及T704-5所构成的晶体管组合结构4,其W/L均为1/0.6;第二反相级,将第一反相级输出的反相电压再予以反相输出,其由以下所构成:T705(W/L=6/0.3),T706(W/L=3/0.3);偏压器,藉由使用比较器监控复制输入级,以产生至输入缓冲器的输入级的回馈信号,其包括:复制输入级,用于复制输入级的电路,其由以下串联而构成:串联的T707-1、T707-2、T707-3、T707-4、以及T707-5所构成的晶体管组合结构7,其W/L均为2/0.6;串联的T708-1、T708-2、T708-3、T708-4、以及T708-5所构成的晶体管组合结构8,其W/L均为2/0.6;串联的T709-1、T709-2、T709-3、T709-4、以及T709-5所构成的晶体管组合结构9,其W/L均为1/0.6;以及串联的T710-1、T710-2、T710-3、T710-4、以及T710-5所构成的晶体管组合结构10,其W/L均为1/0.6;比较器,用于监控该复制输入级的电压,以产生至输入级的回馈信号,其由以下所构成:T711(W/L=12/0.8)、T712(W/L=12/0.8);T713(W/L=12/1)、T714(W/L=12/1);T715(W/L=3/4)、T716(W/L=3/4)。
地址 台湾省新竹市