发明名称 先进先出仿真单元及逻辑验证仿真系统
摘要 本发明公开一种计算机逻辑仿真中应用的先进先出仿真单元,该先进先出仿真单元包括:仿真缓存装置,用于仿真缓存先进先出的仿真数据;另外还包括仿真控制装置,用于控制执行预设的先进先出功能任务,以从所述仿真缓存装置写入或读出先进先出的仿真数据。另外,本发明还公开了一种相应的逻辑验证仿真系统。由于不需根据时钟控制进行先进先出单元数据缓存操作,因此,本发明实现简单,使用方便,可进一步提高仿真效率。
申请公布号 CN1773513A 申请公布日期 2006.05.17
申请号 CN200410088935.6 申请日期 2004.11.09
申请人 华为技术有限公司 发明人 陈乐
分类号 G06F17/50(2006.01) 主分类号 G06F17/50(2006.01)
代理机构 北京集佳知识产权代理有限公司 代理人 王学强
主权项 1、一种先进先出仿真单元,用于计算机逻辑仿真,包括:仿真缓存装置,用于仿真缓存先进先出的仿真数据;其特征在于,还包括:仿真控制装置,用于控制执行预设的先进先出功能任务,以从所述仿真缓存装置写入或读出先进先出的仿真数据。
地址 518129广东省深圳市龙岗区坂田华为总部办公楼