发明名称 |
PHASE LOCKED LOOP FREQUENCY SYNTHESIZER |
摘要 |
|
申请公布号 |
KR20060045054(A) |
申请公布日期 |
2006.05.16 |
申请号 |
KR20050026804 |
申请日期 |
2005.03.30 |
申请人 |
NEC ELECTRONICS CORPORATION |
发明人 |
URAKAWA TATSUYA |
分类号 |
H03B5/06;H03L7/099;H03B5/12;H03L7/08;H03L7/10 |
主分类号 |
H03B5/06 |
代理机构 |
|
代理人 |
|
主权项 |
|
地址 |
|