发明名称 用于控制两处理器之间的数据通信的方法和双处理器装置
摘要 使用准备接收信号来控制两个耦合的处理器之间的数据的通信,该准备接收信号由第一处理器提供,以致该准备接收信号具有激活了的信号电平或者去活的信号电平,并且该准备接收信号被用于指示第二处理器,第一处理器准备好或者没有准备好接收数据。第二处理器能从唤醒状态变化到睡眠状态,也能从睡眠状态变回到唤醒状态。第二处理器在其处于睡眠状态时检测到,第一处理器何时将准备接收信号从去活的信号电平变化到激活了的信号电平,并且在这种情况下,第二处理器确定,准备接收信号的变化是变化到唤醒状态的请求。
申请公布号 CN1770062A 申请公布日期 2006.05.10
申请号 CN200510128333.3 申请日期 2005.09.30
申请人 因芬尼昂技术股份公司 发明人 M·埃斯奇;A·罗斯特
分类号 G06F1/32(2006.01);G06F15/16(2006.01) 主分类号 G06F1/32(2006.01)
代理机构 中国专利代理(香港)有限公司 代理人 吴立明;张志醒
主权项 1.一种用于控制第一处理器和第二处理器之间的数据通信的方法,该第二处理器被耦合到该第一处理器,—该第一处理器提供具有激活了的信号电平或者去活的信号电平的准备接收信号,该信号被用于指示该第二处理器,该第一处理器准备好或者没有准备好接收数据,—该第二处理器能从唤醒状态变化到睡眠状态,并从睡眠状态变回到唤醒状态,—该第二处理器在其处于睡眠状态时检测到,该第一处理器何时将该准备接收信号从去活的信号电平变化到激活了的信号电平,并且在这种情况下,该第二处理器确定,准备接收信号的变化是变化到唤醒状态的请求。
地址 德国慕尼黑