主权项 |
1.一种形成电源开关环绕于积体电路之逻辑电路 的电子装置之方法,其包含以下步骤: (a)于一基板上,形成一积体电路之逻辑电路; (b)将复数个电源开关环绕该积体电路之逻辑电路 的四周;以及 (c)将该复数个电源开关之第一电源端电连至一电 位端,并将该复数个电源开关之第二电源端电连至 该积体电路之逻辑电路的电源接收端。 2.如申请专利范围第1项所述之方法,其中步骤(b)系 将该复数个电源开关以串联方式环绕该积体电路 之逻辑电路的四周。 3.如申请专利范围第1项所述之方法,其中步骤(b)系 将该复数个电源开关以树状排列方式环绕该积体 电路之逻辑电路的四周。 4.如申请专利范围第1项所述之方法,其中步骤(c)系 将该复数个电源开关之第一电源端电连至一高电 位端,并将该复数个电源开关之第二电源端电连至 该积体电路之逻辑电路的电源接收端。 5.如申请专利范围第4项所述之方法,其中该高电位 端系为该电子装置之电源供应端。 6.如申请专利范围第1项所述之方法,其中步骤(c)系 将该复数个电源开关之第一电源端电连至一低电 位端,并将该复数个电源开关之第二电源端电连至 该积体电路之逻辑电路的电源接收端。 7.如申请专利范围第6项所述之方法,其中该低电位 端系为该电子装置之地端。 8.如申请专利范围第1项所述之方法,另包含于该基 板上,形成一控制电路,用以输出控制讯号控制该 复数个电源开关。 9.一种电源开关环绕于积体电路之逻辑电路的电 子装置,其包含: 一基板; 一积体电路之逻辑电路,位于该基板上; 复数个电源开关,环绕于该逻辑电路的四周,该复 数个电源开关之第一电源端系耦合于一电位端,该 复数个电源开关之第二电源端系耦合于该积体电 路之逻辑电路之电源接收端。 10.如申请专利范围第9项所述之电子装置,其中该 复数个电源开关系以串联方式环绕于该积体电路 之逻辑电路的四周。 11.如申请专利范围第9项所述之电子装置,其中该 复数个电源开关系以树状排列方式环绕该积体电 路之逻辑电路的四周。 12.如申请专利范围第9项所述之电子装置,其中该 复数个电源开关之第一电源端系耦合于一高电位 端。 13.如申请专利范围第12项所述之电子装置,其中该 高电位端系为该电子装置之电源供应端。 14.如申请专利范围第9项所述之电子装置,其中该 复数个电源开关之第一电源端系耦合于一低电位 端。 15.如申请专利范围第14项所述之电子装置,其中该 低电位端系为该电子装置之地端。 16.如申请专利范围第9项所述之电子装置,其另包 含一控制电路,设于该基板上,用以输出控制讯号 控制该电源开关。 图式简单说明: 第1图为习知以金氧半电晶体作为一积体电路之电 源开关的布局示意图。 第2图为一习知晶片之布局示意图。 第3图为本发明形成电源开关环绕于积体电路之逻 辑电路的电子装置之流程示意图。 第4图为根据本发明一晶片的布局示意图。 第5图为本发明一串列式电源开关之布局示意图。 第6图为本发明一树状式电源开关之布局示意图。 第7图为本发明中一电源开关电路实施例之示意图 。 |