发明名称 |
8位嵌入式CPU的AMBA<SUP>TM</SUP>外围接口电路 |
摘要 |
本发明属于集成电路技术领域,具体为一种针对8位嵌入式CPU的AMBA<SUP>TM</SUP>外围接口电路。该外围接口电路由总线状态机、时钟控制模块、数据控制模块、地址控制模块经电路连接组成。在总线状态机控制下,数据、地址、时钟三个控制模块协同工作,以解决32位总线和8位CPU在时序和数据宽度等方面的矛盾。加上外围接口电路的8位CPU,能够像32位CPU一样工作,仍采用原指令系统,可以直接嵌入到SoC系统中,而无需对其它模块作相应的修改。这样可缩短设计时间,提高IP复用效率。在性能上,其相当于同类8位嵌入式CPU的处理速度,但其面积和成本远小于32位的微处理器,具有良好的应用前景。 |
申请公布号 |
CN1760849A |
申请公布日期 |
2006.04.19 |
申请号 |
CN200510110254.X |
申请日期 |
2005.11.10 |
申请人 |
复旦大学 |
发明人 |
曾晓洋;顾叶华;韩军;吴敏;陈俊;王晶 |
分类号 |
G06F13/40(2006.01);G06F15/76(2006.01) |
主分类号 |
G06F13/40(2006.01) |
代理机构 |
上海正旦专利代理有限公司 |
代理人 |
陆飞;盛志范 |
主权项 |
1、一种适用于8位嵌入式CPU的AMBATM外围接口电路,能够使8位嵌入式CPU替代基于AMBATM总线的SoC系统中的32位CPU,其特征在于由一个总线状态机11,一个时钟控制模块(12),一个数据控制模块(13)和一个地址控制模块(14)经电路连接组成,其中,数据控制模块包括读数据控制子模块(131)和写数据控制子模块(132);时钟控制模块(12)、地址控制模块(14)、数据控制模块(13)均受总线状态机控制,并与CPU连接,时钟控制模块(12)、数据控制模块(13)与地址控制模块(14)连接;在总线状态机的控制下,时钟控制模块,数据控制模块和地址控制模块协同工作,以解决32位总线和8位CPU在时序和数据宽度等方面的矛盾。 |
地址 |
200433上海市邯郸路220号 |